CHIP ASSEMBLY CONFIGURATION WITH DENSELY PACKED OPTICAL INTERCONNECTS

A chip assembly configuration includes an substrate with an integrated circuit on one side and a conversion mechanism on the other side. The integrated circuit and the conversion mechanism are electrically coupled by a short electrical transmission line through the substrate. Moreover, the conversio...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HUANG, DAWEI, MCELFRESH, DAVID K, RAJ, KANNAN, ANESHANSLEY, NICHOLAS E, SZE, THERESA
Format: Patent
Sprache:eng ; fre
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator HUANG, DAWEI
MCELFRESH, DAVID K
RAJ, KANNAN
ANESHANSLEY, NICHOLAS E
SZE, THERESA
description A chip assembly configuration includes an substrate with an integrated circuit on one side and a conversion mechanism on the other side. The integrated circuit and the conversion mechanism are electrically coupled by a short electrical transmission line through the substrate. Moreover, the conversion mechanism converts signals between an electrical and an optical domain, thereby allowing high-speed communication between the integrated circuit and other components and devices using optical communication (for example, in an optical fiber or an optical waveguide). L'invention concerne une configuration d'ensemble puce comprenant un substrat doté d'un circuit intégré sur un côté et d'un mécanisme de conversion sur l'autre côté. Le circuit intégré et le mécanisme de conversion sont électriquement couplés par une ligne de transmission électrique courte à travers le substrat. De plus, le mécanisme de conversion convertit des signaux entre un domaine électrique et un domaine optique, permettant ainsi une communication à grande vitesse entre le circuit intégré et d'autres composants et dispositifs en utilisant une communication optique (par exemple, dans une fibre optique ou un guide d'onde optique).
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2013130831A2</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2013130831A2</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2013130831A23</originalsourceid><addsrcrecordid>eNrjZHB19vAMUHAMDnb1dfKJVHD293PzdA8Ncgzx9PdTCPcM8VBwcfULdgVKBTg6e7u6KPgHhHg6O_ooePqFuAYBlfu5OocE8zCwpiXmFKfyQmluBmU31xBnD93Ugvz41OKCxOTUvNSS-HB_IwNDY0NjAwtjQ0cjY-JUAQBQaS0p</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>CHIP ASSEMBLY CONFIGURATION WITH DENSELY PACKED OPTICAL INTERCONNECTS</title><source>esp@cenet</source><creator>HUANG, DAWEI ; MCELFRESH, DAVID K ; RAJ, KANNAN ; ANESHANSLEY, NICHOLAS E ; SZE, THERESA</creator><creatorcontrib>HUANG, DAWEI ; MCELFRESH, DAVID K ; RAJ, KANNAN ; ANESHANSLEY, NICHOLAS E ; SZE, THERESA</creatorcontrib><description>A chip assembly configuration includes an substrate with an integrated circuit on one side and a conversion mechanism on the other side. The integrated circuit and the conversion mechanism are electrically coupled by a short electrical transmission line through the substrate. Moreover, the conversion mechanism converts signals between an electrical and an optical domain, thereby allowing high-speed communication between the integrated circuit and other components and devices using optical communication (for example, in an optical fiber or an optical waveguide). L'invention concerne une configuration d'ensemble puce comprenant un substrat doté d'un circuit intégré sur un côté et d'un mécanisme de conversion sur l'autre côté. Le circuit intégré et le mécanisme de conversion sont électriquement couplés par une ligne de transmission électrique courte à travers le substrat. De plus, le mécanisme de conversion convertit des signaux entre un domaine électrique et un domaine optique, permettant ainsi une communication à grande vitesse entre le circuit intégré et d'autres composants et dispositifs en utilisant une communication optique (par exemple, dans une fibre optique ou un guide d'onde optique).</description><language>eng ; fre</language><creationdate>2013</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20130906&amp;DB=EPODOC&amp;CC=WO&amp;NR=2013130831A2$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25563,76318</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20130906&amp;DB=EPODOC&amp;CC=WO&amp;NR=2013130831A2$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>HUANG, DAWEI</creatorcontrib><creatorcontrib>MCELFRESH, DAVID K</creatorcontrib><creatorcontrib>RAJ, KANNAN</creatorcontrib><creatorcontrib>ANESHANSLEY, NICHOLAS E</creatorcontrib><creatorcontrib>SZE, THERESA</creatorcontrib><title>CHIP ASSEMBLY CONFIGURATION WITH DENSELY PACKED OPTICAL INTERCONNECTS</title><description>A chip assembly configuration includes an substrate with an integrated circuit on one side and a conversion mechanism on the other side. The integrated circuit and the conversion mechanism are electrically coupled by a short electrical transmission line through the substrate. Moreover, the conversion mechanism converts signals between an electrical and an optical domain, thereby allowing high-speed communication between the integrated circuit and other components and devices using optical communication (for example, in an optical fiber or an optical waveguide). L'invention concerne une configuration d'ensemble puce comprenant un substrat doté d'un circuit intégré sur un côté et d'un mécanisme de conversion sur l'autre côté. Le circuit intégré et le mécanisme de conversion sont électriquement couplés par une ligne de transmission électrique courte à travers le substrat. De plus, le mécanisme de conversion convertit des signaux entre un domaine électrique et un domaine optique, permettant ainsi une communication à grande vitesse entre le circuit intégré et d'autres composants et dispositifs en utilisant une communication optique (par exemple, dans une fibre optique ou un guide d'onde optique).</description><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2013</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZHB19vAMUHAMDnb1dfKJVHD293PzdA8Ncgzx9PdTCPcM8VBwcfULdgVKBTg6e7u6KPgHhHg6O_ooePqFuAYBlfu5OocE8zCwpiXmFKfyQmluBmU31xBnD93Ugvz41OKCxOTUvNSS-HB_IwNDY0NjAwtjQ0cjY-JUAQBQaS0p</recordid><startdate>20130906</startdate><enddate>20130906</enddate><creator>HUANG, DAWEI</creator><creator>MCELFRESH, DAVID K</creator><creator>RAJ, KANNAN</creator><creator>ANESHANSLEY, NICHOLAS E</creator><creator>SZE, THERESA</creator><scope>EVB</scope></search><sort><creationdate>20130906</creationdate><title>CHIP ASSEMBLY CONFIGURATION WITH DENSELY PACKED OPTICAL INTERCONNECTS</title><author>HUANG, DAWEI ; MCELFRESH, DAVID K ; RAJ, KANNAN ; ANESHANSLEY, NICHOLAS E ; SZE, THERESA</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2013130831A23</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2013</creationdate><toplevel>online_resources</toplevel><creatorcontrib>HUANG, DAWEI</creatorcontrib><creatorcontrib>MCELFRESH, DAVID K</creatorcontrib><creatorcontrib>RAJ, KANNAN</creatorcontrib><creatorcontrib>ANESHANSLEY, NICHOLAS E</creatorcontrib><creatorcontrib>SZE, THERESA</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>HUANG, DAWEI</au><au>MCELFRESH, DAVID K</au><au>RAJ, KANNAN</au><au>ANESHANSLEY, NICHOLAS E</au><au>SZE, THERESA</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>CHIP ASSEMBLY CONFIGURATION WITH DENSELY PACKED OPTICAL INTERCONNECTS</title><date>2013-09-06</date><risdate>2013</risdate><abstract>A chip assembly configuration includes an substrate with an integrated circuit on one side and a conversion mechanism on the other side. The integrated circuit and the conversion mechanism are electrically coupled by a short electrical transmission line through the substrate. Moreover, the conversion mechanism converts signals between an electrical and an optical domain, thereby allowing high-speed communication between the integrated circuit and other components and devices using optical communication (for example, in an optical fiber or an optical waveguide). L'invention concerne une configuration d'ensemble puce comprenant un substrat doté d'un circuit intégré sur un côté et d'un mécanisme de conversion sur l'autre côté. Le circuit intégré et le mécanisme de conversion sont électriquement couplés par une ligne de transmission électrique courte à travers le substrat. De plus, le mécanisme de conversion convertit des signaux entre un domaine électrique et un domaine optique, permettant ainsi une communication à grande vitesse entre le circuit intégré et d'autres composants et dispositifs en utilisant une communication optique (par exemple, dans une fibre optique ou un guide d'onde optique).</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2013130831A2
source esp@cenet
title CHIP ASSEMBLY CONFIGURATION WITH DENSELY PACKED OPTICAL INTERCONNECTS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-13T00%3A26%3A00IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=HUANG,%20DAWEI&rft.date=2013-09-06&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2013130831A2%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true