STABILITY CORRECTION FOR A SHUFFLER OF A SIGMA-DELTA ADC

A sigma-delta analog -to-digital converter ("∑Delta ADC") may include a loop filter, ADC, a feedback digital-to-analog converter ("DAC"), and a control circuit. The feedback DAC may include several unit elements (resistors, capacitors, or current sources) that, ideally, are ident...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SHERRY, ADRIAN, BANARIE, GABRIEL
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A sigma-delta analog -to-digital converter ("∑Delta ADC") may include a loop filter, ADC, a feedback digital-to-analog converter ("DAC"), and a control circuit. The feedback DAC may include several unit elements (resistors, capacitors, or current sources) that, ideally, are identical to each other but vary due to mismatch errors introduced during manufacture. Mismatch errors may introduce signal errors that generate undesirable noise frequencies and non-linearities in a SigmaDelta ADC output signal. Embodiments of the present invention provide a stability corrected second order shuffler that allows for the shaping of the frequency response by the SigmaDelta ADC to reduce the effect of the mismatch error between DAC unit elements. The second order shuffler may include accumulation correctors, to suppress saturation for accumulators within the shuffler. The suppression may compress the range of accumulation values for each accumulator while maintaining context for the values to stabilize operation of the second order shuffler. La présente invention a trait à un convertisseur analogique-numérique sigma-delta (« ∑Delta CAN ») qui peut comporter un filtre de boucle, CAN, un convertisseur numérique-analogique (« CNA ») de rétroaction et un circuit de commande. Le CNA de rétroaction peut comprendre quelques éléments d'unité (des résistances, des condensateurs ou des sources de courant) qui sont, idéalement, identiques les uns aux autres mais varient en raison d'erreurs de discordance lors de la fabrication. Les erreurs de discordance peuvent introduire des erreurs de signal pouvant provoquer des fréquences de bruit indésirables et des non linéarités dans un signal de sortie de CAN SigmaDelta. Selon les modes de réalisation de la présente invention, un permutateur de second ordre à stabilité corrigée permet la mise en forme de la réponse de fréquence par le CAN SigmaDelta afin de réduire l'effet de l'erreur de discordance entre les éléments d'unité de CNA. Le permutateur de second ordre peut comporter des correcteurs d'accumulation afin d'éliminer la saturation pour les accumulateurs à l'intérieur du permutateur. La suppression peut comprimer la plage de valeur d'accumulation pour chaque accumulateur pendant qu'elle maintient un contexte pour les valeurs afin de stabiliser le fonctionnement du permutateur de second ordre.