TECHNIQUES FOR WAFER-LEVEL PROCESSING OF QFN PACKAGES

Semiconductor package device, such as wafer-level package semiconductor devices, are described that have pillars for providing electrical interconnectivity. In an implementation, the wafer-level package devices include an integrated circuit chip having at least one pillar formed over the integrated...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: KHANDEKAR, VIREN, THAMBIDURAI, KARTHIK, NGUYEN, HIEN, D, ASHRAFZADEH, AHMAD, KELKAR, AMIT
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator KHANDEKAR, VIREN
THAMBIDURAI, KARTHIK
NGUYEN, HIEN, D
ASHRAFZADEH, AHMAD
KELKAR, AMIT
description Semiconductor package device, such as wafer-level package semiconductor devices, are described that have pillars for providing electrical interconnectivity. In an implementation, the wafer-level package devices include an integrated circuit chip having at least one pillar formed over the integrated circuit chip. The pillar is configured to provide electrical interconnectivity with the integrated circuit chip. The wafer-level package device also includes an encapsulation structure configured to support the pillar. L'invention porte sur des dispositifs d'enrobage de semi-conducteurs, tels que des dispositifs à semi-conducteurs à boîtier de niveau de tranche, lesquels ont des piliers pour assurer une aptitude à l'interconnexion électrique. Dans un mode de réalisation, les dispositifs de boîtier de niveau de tranche comprennent une puce de circuits intégrés ayant au moins un pilier formé sur la puce de circuits intégrés. Le pilier est configuré de façon à produire une aptitude à l'interconnexion électrique avec la puce de circuits intégrés. Le dispositif de boîtier de niveau de tranche comprend également une structure d'encapsulation configurée de façon à supporter le pilier.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2013101919A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2013101919A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2013101919A13</originalsourceid><addsrcrecordid>eNrjZDANcXX28PMMDHUNVnDzD1IId3RzDdL1cQ1z9VEICPJ3dg0O9vRzV_B3Uwh081MIcHT2dnR3DeZhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhsaGBoaWhpaOhsbEqQIAhTsocg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>TECHNIQUES FOR WAFER-LEVEL PROCESSING OF QFN PACKAGES</title><source>esp@cenet</source><creator>KHANDEKAR, VIREN ; THAMBIDURAI, KARTHIK ; NGUYEN, HIEN, D ; ASHRAFZADEH, AHMAD ; KELKAR, AMIT</creator><creatorcontrib>KHANDEKAR, VIREN ; THAMBIDURAI, KARTHIK ; NGUYEN, HIEN, D ; ASHRAFZADEH, AHMAD ; KELKAR, AMIT</creatorcontrib><description>Semiconductor package device, such as wafer-level package semiconductor devices, are described that have pillars for providing electrical interconnectivity. In an implementation, the wafer-level package devices include an integrated circuit chip having at least one pillar formed over the integrated circuit chip. The pillar is configured to provide electrical interconnectivity with the integrated circuit chip. The wafer-level package device also includes an encapsulation structure configured to support the pillar. L'invention porte sur des dispositifs d'enrobage de semi-conducteurs, tels que des dispositifs à semi-conducteurs à boîtier de niveau de tranche, lesquels ont des piliers pour assurer une aptitude à l'interconnexion électrique. Dans un mode de réalisation, les dispositifs de boîtier de niveau de tranche comprennent une puce de circuits intégrés ayant au moins un pilier formé sur la puce de circuits intégrés. Le pilier est configuré de façon à produire une aptitude à l'interconnexion électrique avec la puce de circuits intégrés. Le dispositif de boîtier de niveau de tranche comprend également une structure d'encapsulation configurée de façon à supporter le pilier.</description><language>eng ; fre</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2013</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20130704&amp;DB=EPODOC&amp;CC=WO&amp;NR=2013101919A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20130704&amp;DB=EPODOC&amp;CC=WO&amp;NR=2013101919A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KHANDEKAR, VIREN</creatorcontrib><creatorcontrib>THAMBIDURAI, KARTHIK</creatorcontrib><creatorcontrib>NGUYEN, HIEN, D</creatorcontrib><creatorcontrib>ASHRAFZADEH, AHMAD</creatorcontrib><creatorcontrib>KELKAR, AMIT</creatorcontrib><title>TECHNIQUES FOR WAFER-LEVEL PROCESSING OF QFN PACKAGES</title><description>Semiconductor package device, such as wafer-level package semiconductor devices, are described that have pillars for providing electrical interconnectivity. In an implementation, the wafer-level package devices include an integrated circuit chip having at least one pillar formed over the integrated circuit chip. The pillar is configured to provide electrical interconnectivity with the integrated circuit chip. The wafer-level package device also includes an encapsulation structure configured to support the pillar. L'invention porte sur des dispositifs d'enrobage de semi-conducteurs, tels que des dispositifs à semi-conducteurs à boîtier de niveau de tranche, lesquels ont des piliers pour assurer une aptitude à l'interconnexion électrique. Dans un mode de réalisation, les dispositifs de boîtier de niveau de tranche comprennent une puce de circuits intégrés ayant au moins un pilier formé sur la puce de circuits intégrés. Le pilier est configuré de façon à produire une aptitude à l'interconnexion électrique avec la puce de circuits intégrés. Le dispositif de boîtier de niveau de tranche comprend également une structure d'encapsulation configurée de façon à supporter le pilier.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2013</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDANcXX28PMMDHUNVnDzD1IId3RzDdL1cQ1z9VEICPJ3dg0O9vRzV_B3Uwh081MIcHT2dnR3DeZhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGhsaGBoaWhpaOhsbEqQIAhTsocg</recordid><startdate>20130704</startdate><enddate>20130704</enddate><creator>KHANDEKAR, VIREN</creator><creator>THAMBIDURAI, KARTHIK</creator><creator>NGUYEN, HIEN, D</creator><creator>ASHRAFZADEH, AHMAD</creator><creator>KELKAR, AMIT</creator><scope>EVB</scope></search><sort><creationdate>20130704</creationdate><title>TECHNIQUES FOR WAFER-LEVEL PROCESSING OF QFN PACKAGES</title><author>KHANDEKAR, VIREN ; THAMBIDURAI, KARTHIK ; NGUYEN, HIEN, D ; ASHRAFZADEH, AHMAD ; KELKAR, AMIT</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2013101919A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2013</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>KHANDEKAR, VIREN</creatorcontrib><creatorcontrib>THAMBIDURAI, KARTHIK</creatorcontrib><creatorcontrib>NGUYEN, HIEN, D</creatorcontrib><creatorcontrib>ASHRAFZADEH, AHMAD</creatorcontrib><creatorcontrib>KELKAR, AMIT</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KHANDEKAR, VIREN</au><au>THAMBIDURAI, KARTHIK</au><au>NGUYEN, HIEN, D</au><au>ASHRAFZADEH, AHMAD</au><au>KELKAR, AMIT</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>TECHNIQUES FOR WAFER-LEVEL PROCESSING OF QFN PACKAGES</title><date>2013-07-04</date><risdate>2013</risdate><abstract>Semiconductor package device, such as wafer-level package semiconductor devices, are described that have pillars for providing electrical interconnectivity. In an implementation, the wafer-level package devices include an integrated circuit chip having at least one pillar formed over the integrated circuit chip. The pillar is configured to provide electrical interconnectivity with the integrated circuit chip. The wafer-level package device also includes an encapsulation structure configured to support the pillar. L'invention porte sur des dispositifs d'enrobage de semi-conducteurs, tels que des dispositifs à semi-conducteurs à boîtier de niveau de tranche, lesquels ont des piliers pour assurer une aptitude à l'interconnexion électrique. Dans un mode de réalisation, les dispositifs de boîtier de niveau de tranche comprennent une puce de circuits intégrés ayant au moins un pilier formé sur la puce de circuits intégrés. Le pilier est configuré de façon à produire une aptitude à l'interconnexion électrique avec la puce de circuits intégrés. Le dispositif de boîtier de niveau de tranche comprend également une structure d'encapsulation configurée de façon à supporter le pilier.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2013101919A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title TECHNIQUES FOR WAFER-LEVEL PROCESSING OF QFN PACKAGES
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-19T05%3A00%3A22IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KHANDEKAR,%20VIREN&rft.date=2013-07-04&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2013101919A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true