SERIAL INTERFACE

A serial interface comprises a clock line, a request line, a ready line, a master-to- slave data line, and a slave-to-master data line. A master device transmits a clock signal to a slave device over the clock line. In a first transaction, the master device sends a master transmission request signal...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SKOGLUND, PER CARSTEN, TARALDSEN, BJOERN TORE, CHETTIMADA, VINAYAK KARIAPPA
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A serial interface comprises a clock line, a request line, a ready line, a master-to- slave data line, and a slave-to-master data line. A master device transmits a clock signal to a slave device over the clock line. In a first transaction, the master device sends a master transmission request signal to the slave device over the request line; in response, the slave device sends a slave transmission accept signal over the ready line, which causes the master device to transmit binary data to the slave device over the master-to-slave data line. In a second transaction, the slave device sends a slave transmission request signal over the ready line; in response, the master device sends a master transmission accept signal over the request line, which causes the slave device to transmit binary data to the master device over the slave-to-master data line. In at least one of the transactions, the master and slave devices transmit binary data at the same time as each other. L'invention concerne une interface série comprenant une ligne d'horloge, une ligne de demande, une ligne prête, une ligne de données maître-esclave et une ligne de données esclave-maître. Un dispositif maître transmet un signal d'horloge à un dispositif esclave sur la ligne d'horloge. Dans une première transaction, le dispositif maître envoie un signal de demande de transmission maître au dispositif esclave sur la ligne de demande; en réponse, le dispositif esclave envoie un signal d'acceptation de transmission esclave sur la ligne prête, ce qui entraîne le dispositif maître à transmettre des données binaires au dispositif esclave sur la ligne de données maître-esclave. Dans une deuxième transaction, le dispositif esclave envoie un signal de demande de transmission esclave sur la ligne prête; en réponse, le dispositif maître envoie un signal d'acceptation de transmission maître sur la ligne de demande, ce qui entraîne le dispositif esclave à transmettre des données binaires au dispositif maître sur la ligne de données esclave-maître. Dans au moins une des transactions, les dispositifs maître et esclave transmettent des données binaires en même temps.