A SYSTEM-ON-CHIP FOR BASEBAND PROCESSING
The present invention provides a System-on-Chip which consists of a plurality of DSPs (Digital Signal Processor) coupled with a plurality of hardware accelerators capable of providing high performance computational function and flexibility for future updates. A master processor [14] coordinates MAC...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The present invention provides a System-on-Chip which consists of a plurality of DSPs (Digital Signal Processor) coupled with a plurality of hardware accelerators capable of providing high performance computational function and flexibility for future updates. A master processor [14] coordinates MAC and PHY layer operation and subdivides frequency and time domain operation to two secondary processors [16, 18]. An embodiment of the SoC architecture according to the present invention further includes a crypto engine, FEC (Forward-Error-Correction) engine and FFT (Fast-Fourier-Transform) engine, ADC (Analog-to-Digital converter) interface, DAC (Digital-to-Analog converter) interface, and RF (Radio-frequency) interface; a peripheral subsystem in which consist of a plurality of controllers connected through system bus; and a DSP-to-Peripheral bridge which coupled to DSP-1 and the peripheral subsystem wherein said bridge is responsible for critical protocol conversion and eliminates contention in data path.
La présente invention porte sur un système sur puce (SoC) qui est constitué d'une pluralité de DSP (processeur de signal numérique) couplés à une pluralité d'accélérateurs matériels aptes à offrir une fonction de calcul à haute performance et une flexibilité pour de futures mises à jour. Un processeur maître [14] coordonne des opérations de couche MAC et PHY et subdivise des opérations dans les domaines fréquentiel et temporel vers deux processeurs secondaires [16, 18]. Un mode de réalisation de l'architecture SoC selon la présente invention comprend en outre un moteur cryptographique, un moteur FEC (correction d'erreur sans voie de retour) et un moteur FFT (transformation de Fourier rapide), une interface ADC (convertisseur analogique-numérique), une interface DAC (convertisseur numérique-analogique) et une interface RF (radiofréquence) ; un sous-système périphérique qui est constitué d'une pluralité de contrôleurs connectés par un bus système ; et un pont DSP-périphérique qui est couplé au DSP-1 et au sous-système périphérique, ledit pont étant responsable d'une conversion de protocole critique et éliminant un conflit d'accès dans un chemin de données. |
---|