VOLTAGE LEVEL SHIFTER, DECOUPLER FOR A VOLTAGE LEVEL SHIFTER, AND VOLTAGE SHIFTING METHOD
A voltage level shifter (10) for translating a binary input signal (IN_L) representing a binary sequence to a binary output signal (OUT_H) representing the same binary sequence. The voltage level shifter comprises an input port (12) for receiving the binary input signal as an input voltage varying b...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A voltage level shifter (10) for translating a binary input signal (IN_L) representing a binary sequence to a binary output signal (OUT_H) representing the same binary sequence. The voltage level shifter comprises an input port (12) for receiving the binary input signal as an input voltage varying between a first input voltage level (VSS) and a second input voltage level (VDD). An output port (14) is connected to a node (16) for outputting the binary output signal as an output voltage varying between a first output voltage level (VBB) and a second output voltage level (VPP). A supply voltage node (18) connectable to a voltage supply, can provide the second output voltage level (VPP). A first switch (22) is arranged to couple the supply voltage node (18) to the node (16) and to decouple the supply voltage node (18) from the node (16) based on a voltage at the node (16). A feedback voltage loop (40) is connected to the node (16) for providing a feedback voltage (VFB) based on the voltage at the node (16). A second switch (42) is connected to the feedback voltage loop and arranged to couple the input port (12) to the node (16) based on a voltage at the input port and the feedback voltage (VFB). A decoupler and a voltage shifting method are also disclosed.
L'invention concerne un dispositif de décalage de niveau de tension (10) permettant de translater un signal d'entrée binaire (IN_L) représentant une séquence binaire en un signal de sortie binaire (OUT_H) représentant la même séquence binaire. Le dispositif de décalage de niveau de tension comprend un port d'entrée (12) pour recevoir le signal d'entrée binaire en tant que tension d'entrée variant entre un premier niveau de tension d'entrée (VSS) et un second niveau de tension d'entrée (VDD). Un port de sortie (14) est connecté à un noeud (16) pour fournir en sortie le signal de sortie binaire en tant que tension de sortie variant entre un premier niveau de tension de sortie (VBB) et un second niveau de tension de sortie (VPP). Un noeud de tension d'alimentation (18) pouvant être connecté à une alimentation en tension peut fournir le second niveau de tension de sortie (VPP). Un premier commutateur (22) est conçu pour coupler le noeud de tension d'alimentation (18) au noeud (16) et pour découpler le noeud de tension d'alimentation (18) du noeud (16) en fonction d'une tension présente sur le noeud (16). Une boucle de tension de contre-réaction (40) est connectée au noeud (16) pour fournir une tension de contre- |
---|