THIN FOIL FOR USE IN PACKAGING INTEGRATED CIRCUITS
Methods for minimizing warpage of a welded foil carrier structure used in the packaging of integrated circuits are described. Portions of a metallic foil are ultrasonically welded to a carrier to form a foil carrier structure. The ultrasonic welding helps define a panel in the metallic foil that is...
Gespeichert in:
Hauptverfasser: | , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | BAYAN, JAIME, A PODDAR, ANINDYA PHAM, KEN TU, NGHIA, THUC WONG, WILL, K |
description | Methods for minimizing warpage of a welded foil carrier structure used in the packaging of integrated circuits are described. Portions of a metallic foil are ultrasonically welded to a carrier to form a foil carrier structure. The ultrasonic welding helps define a panel in the metallic foil that is suitable for packaging integrated circuits. Warpage of the thin foil can be limited in various ways. By way of example, an intermittent welding pattern that extends along the edges of the panel may be formed. Slots may be cut to define sections in the foil carrier structure. Materials for the metallic foil and the carrier may be selected to have similar coefficients of thermal expansion. An appropriate thickness for the metallic foil and the carrier may be selected, such that the warpage of the welded foil carrier structure is limited when the foil carrier structure is subjected to large increases in temperature. Foil carrier structures for use in the above methods are also described.
La présente invention concerne des procédés destinés à réduire le gondolage d'une structure portefeuille soudée employée dans l'encapsulation de circuits intégrés. Des parties d'une feuille métallique sont soudées par ultrasons à un support afin de former une structure de portefeuille. La soudure par ultrasons permet de définir un panneau dans la feuille métallique qui soit adapté à l'encapsulation de circuits intégrés. Le gondolage de la feuille mince peut être limité de diverses façons. À titre d'exemple, un modèle de soudure intermittente qui s'étend le long des bords du panneau peut être formé. Des fentes peuvent être découpées pour définir des sections dans la structure de portefeuille. Les matériaux pour la feuille métallique et le support peuvent être sélectionnés afin qu'ils aient des coefficients de dilatation thermique similaires. Une épaisseur appropriée pour la feuille métallique et le support peut être choisie de sorte que le gondolage de la structure de portefeuille soudée soit limité quand ladite structure est soumise à des hausses de température importantes. L'invention concerne également des structures de portefeuille destinées à être utilisées dans les procédés ci-dessus. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2011071600A3</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2011071600A3</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2011071600A33</originalsourceid><addsrcrecordid>eNrjZDAK8fD0U3Dz9_QBEkEKocGuCkB-gKOzt6O7p587kBPi6h7kGOLqouDsGeQc6hkSzMPAmpaYU5zKC6W5GZTdXEOcPXRTC_LjU4sLEpNT81JL4sP9jQwMDQ3MDc0MDByNjYlTBQDwcSdr</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>THIN FOIL FOR USE IN PACKAGING INTEGRATED CIRCUITS</title><source>esp@cenet</source><creator>BAYAN, JAIME, A ; PODDAR, ANINDYA ; PHAM, KEN ; TU, NGHIA, THUC ; WONG, WILL, K</creator><creatorcontrib>BAYAN, JAIME, A ; PODDAR, ANINDYA ; PHAM, KEN ; TU, NGHIA, THUC ; WONG, WILL, K</creatorcontrib><description>Methods for minimizing warpage of a welded foil carrier structure used in the packaging of integrated circuits are described. Portions of a metallic foil are ultrasonically welded to a carrier to form a foil carrier structure. The ultrasonic welding helps define a panel in the metallic foil that is suitable for packaging integrated circuits. Warpage of the thin foil can be limited in various ways. By way of example, an intermittent welding pattern that extends along the edges of the panel may be formed. Slots may be cut to define sections in the foil carrier structure. Materials for the metallic foil and the carrier may be selected to have similar coefficients of thermal expansion. An appropriate thickness for the metallic foil and the carrier may be selected, such that the warpage of the welded foil carrier structure is limited when the foil carrier structure is subjected to large increases in temperature. Foil carrier structures for use in the above methods are also described.
La présente invention concerne des procédés destinés à réduire le gondolage d'une structure portefeuille soudée employée dans l'encapsulation de circuits intégrés. Des parties d'une feuille métallique sont soudées par ultrasons à un support afin de former une structure de portefeuille. La soudure par ultrasons permet de définir un panneau dans la feuille métallique qui soit adapté à l'encapsulation de circuits intégrés. Le gondolage de la feuille mince peut être limité de diverses façons. À titre d'exemple, un modèle de soudure intermittente qui s'étend le long des bords du panneau peut être formé. Des fentes peuvent être découpées pour définir des sections dans la structure de portefeuille. Les matériaux pour la feuille métallique et le support peuvent être sélectionnés afin qu'ils aient des coefficients de dilatation thermique similaires. Une épaisseur appropriée pour la feuille métallique et le support peut être choisie de sorte que le gondolage de la structure de portefeuille soudée soit limité quand ladite structure est soumise à des hausses de température importantes. L'invention concerne également des structures de portefeuille destinées à être utilisées dans les procédés ci-dessus.</description><language>eng ; fre</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2011</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20110811&DB=EPODOC&CC=WO&NR=2011071600A3$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20110811&DB=EPODOC&CC=WO&NR=2011071600A3$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>BAYAN, JAIME, A</creatorcontrib><creatorcontrib>PODDAR, ANINDYA</creatorcontrib><creatorcontrib>PHAM, KEN</creatorcontrib><creatorcontrib>TU, NGHIA, THUC</creatorcontrib><creatorcontrib>WONG, WILL, K</creatorcontrib><title>THIN FOIL FOR USE IN PACKAGING INTEGRATED CIRCUITS</title><description>Methods for minimizing warpage of a welded foil carrier structure used in the packaging of integrated circuits are described. Portions of a metallic foil are ultrasonically welded to a carrier to form a foil carrier structure. The ultrasonic welding helps define a panel in the metallic foil that is suitable for packaging integrated circuits. Warpage of the thin foil can be limited in various ways. By way of example, an intermittent welding pattern that extends along the edges of the panel may be formed. Slots may be cut to define sections in the foil carrier structure. Materials for the metallic foil and the carrier may be selected to have similar coefficients of thermal expansion. An appropriate thickness for the metallic foil and the carrier may be selected, such that the warpage of the welded foil carrier structure is limited when the foil carrier structure is subjected to large increases in temperature. Foil carrier structures for use in the above methods are also described.
La présente invention concerne des procédés destinés à réduire le gondolage d'une structure portefeuille soudée employée dans l'encapsulation de circuits intégrés. Des parties d'une feuille métallique sont soudées par ultrasons à un support afin de former une structure de portefeuille. La soudure par ultrasons permet de définir un panneau dans la feuille métallique qui soit adapté à l'encapsulation de circuits intégrés. Le gondolage de la feuille mince peut être limité de diverses façons. À titre d'exemple, un modèle de soudure intermittente qui s'étend le long des bords du panneau peut être formé. Des fentes peuvent être découpées pour définir des sections dans la structure de portefeuille. Les matériaux pour la feuille métallique et le support peuvent être sélectionnés afin qu'ils aient des coefficients de dilatation thermique similaires. Une épaisseur appropriée pour la feuille métallique et le support peut être choisie de sorte que le gondolage de la structure de portefeuille soudée soit limité quand ladite structure est soumise à des hausses de température importantes. L'invention concerne également des structures de portefeuille destinées à être utilisées dans les procédés ci-dessus.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2011</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDAK8fD0U3Dz9_QBEkEKocGuCkB-gKOzt6O7p587kBPi6h7kGOLqouDsGeQc6hkSzMPAmpaYU5zKC6W5GZTdXEOcPXRTC_LjU4sLEpNT81JL4sP9jQwMDQ3MDc0MDByNjYlTBQDwcSdr</recordid><startdate>20110811</startdate><enddate>20110811</enddate><creator>BAYAN, JAIME, A</creator><creator>PODDAR, ANINDYA</creator><creator>PHAM, KEN</creator><creator>TU, NGHIA, THUC</creator><creator>WONG, WILL, K</creator><scope>EVB</scope></search><sort><creationdate>20110811</creationdate><title>THIN FOIL FOR USE IN PACKAGING INTEGRATED CIRCUITS</title><author>BAYAN, JAIME, A ; PODDAR, ANINDYA ; PHAM, KEN ; TU, NGHIA, THUC ; WONG, WILL, K</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2011071600A33</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2011</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>BAYAN, JAIME, A</creatorcontrib><creatorcontrib>PODDAR, ANINDYA</creatorcontrib><creatorcontrib>PHAM, KEN</creatorcontrib><creatorcontrib>TU, NGHIA, THUC</creatorcontrib><creatorcontrib>WONG, WILL, K</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>BAYAN, JAIME, A</au><au>PODDAR, ANINDYA</au><au>PHAM, KEN</au><au>TU, NGHIA, THUC</au><au>WONG, WILL, K</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>THIN FOIL FOR USE IN PACKAGING INTEGRATED CIRCUITS</title><date>2011-08-11</date><risdate>2011</risdate><abstract>Methods for minimizing warpage of a welded foil carrier structure used in the packaging of integrated circuits are described. Portions of a metallic foil are ultrasonically welded to a carrier to form a foil carrier structure. The ultrasonic welding helps define a panel in the metallic foil that is suitable for packaging integrated circuits. Warpage of the thin foil can be limited in various ways. By way of example, an intermittent welding pattern that extends along the edges of the panel may be formed. Slots may be cut to define sections in the foil carrier structure. Materials for the metallic foil and the carrier may be selected to have similar coefficients of thermal expansion. An appropriate thickness for the metallic foil and the carrier may be selected, such that the warpage of the welded foil carrier structure is limited when the foil carrier structure is subjected to large increases in temperature. Foil carrier structures for use in the above methods are also described.
La présente invention concerne des procédés destinés à réduire le gondolage d'une structure portefeuille soudée employée dans l'encapsulation de circuits intégrés. Des parties d'une feuille métallique sont soudées par ultrasons à un support afin de former une structure de portefeuille. La soudure par ultrasons permet de définir un panneau dans la feuille métallique qui soit adapté à l'encapsulation de circuits intégrés. Le gondolage de la feuille mince peut être limité de diverses façons. À titre d'exemple, un modèle de soudure intermittente qui s'étend le long des bords du panneau peut être formé. Des fentes peuvent être découpées pour définir des sections dans la structure de portefeuille. Les matériaux pour la feuille métallique et le support peuvent être sélectionnés afin qu'ils aient des coefficients de dilatation thermique similaires. Une épaisseur appropriée pour la feuille métallique et le support peut être choisie de sorte que le gondolage de la structure de portefeuille soudée soit limité quand ladite structure est soumise à des hausses de température importantes. L'invention concerne également des structures de portefeuille destinées à être utilisées dans les procédés ci-dessus.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; fre |
recordid | cdi_epo_espacenet_WO2011071600A3 |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
title | THIN FOIL FOR USE IN PACKAGING INTEGRATED CIRCUITS |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-22T15%3A08%3A27IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=BAYAN,%20JAIME,%20A&rft.date=2011-08-11&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2011071600A3%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |