CIRCUIT AND METHOD FOR GENERATING A TRUE, CIRCUIT-SPECIFIC AND TIME-INVARIANT RANDOM NUMBER
Die Erfindung betrifft eine Schaltung zur Erzeugung einer echten, schaltungsspezifischen und zeitinvarianten binären Zufallszahl mit: einer Matrix von K-L Verzögerungselementen, die mittels L-1 einfachen oder zweifachen Kommutationsschaltungen miteinander zu Ketten von Verzögerungselementen der Läng...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre ; ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Die Erfindung betrifft eine Schaltung zur Erzeugung einer echten, schaltungsspezifischen und zeitinvarianten binären Zufallszahl mit: einer Matrix von K-L Verzögerungselementen, die mittels L-1 einfachen oder zweifachen Kommutationsschaltungen miteinander zu Ketten von Verzögerungselementen der Länge L verschaltbar sind, einem vor die Matrix geschalteten einfachen oder zweifachen Demultiplexer, einem hinter die Matrix geschalteten einfachen oder zweifachen Multiplexer, und einem Laufzeit- oder Zahlenkomparator, wobei die Stellung der Kommutationsschaltungen, des Demultiplexers und des Multiplexers durch ein Steuersignal vorgebbar ist, wobei die Schaltung einen Kanalcode-Codierer, mit dem Codeworte eines Kanalcodes erzeugbar sind, und einen Umcodierer, mit dem Codeworte des Kanalcodes zum Steuersignal der L-1 einfachen oder zweifachen Kommutationsschaltungen umcodierbar sind, aufweist und ein Verfahren zur Erzeugung einer echten, schaltungsspezifischen und zeitinvarianten Zufallszahl mittels einer Matrix von L-K Verzögerungselementen, L-1 einfachen oder zweifachen Kommutationsschaltungen, eines vor die Matrix geschalteten einfachen oder zweifachen Demultiplexers, eines hinter die Matrix geschalteten einfachen oder zweifachen Multiplexer, und eines Laufzeit- oder Zahlenkomparators, aufweisend zumindest die Schritte a) Erzeugen eines Codewortes eines Kanalcodes, b) Umcodieren eines Codewortes eines Kanalcodes zu einem Auswahlcode, c) Erzeugen von Ketten von L Verzögerungselementen durch Einstellen einer dem Codewort des Äuswahlcodes entsprechenden Einstellung der L-1 einfachen oder zweifachen Kommutationsschaltungen, des einfachen oder zweifachen Demultiplexers und des einfachen oder zweifachen Multiplexers, d) paarweises Vergleichen von durch die Verzögerungszeiten von zwei durch die dem Codewort des Kanalcodes entsprechende Einstellung der L-1 Kommutationsschaltungen definierten Ketten von L Verzögerungselementen bestimmten Größen mittels eines Zahlen- oder Verzögerungskomparators zur Erzeugung eines Bits der echten, schaltungsspezifischen und zeitinvarianten Zufallszahl.
The invention relates to a circuit for generating a true, circuit-specific and time-invariant random binary number, having: a matrix of K-L delay elements that can be connected to each other by means of L-1 single or double commutation circuits into chains of delay elements of length L, a single or double demultiplexer connected before the matrix, a single or double multiplexer connection |
---|