ELECTRONIC DIGITAL DEVICE

Es wird eine elektronische Vorrichtung mit einer FPGA Einheit (100), einem ersten und zweiten Speicher (210, 220) zum Speichern von Boot-Daten für die FPGA Einheit (100) und einem digitalen Potentiometer (300) zum Speichern einer erster und zweiten Einstellung vorgesehen. In der ersten Einstellung d...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: FREY, TOM-FABIAN, WATERMANN, JAN
Format: Patent
Sprache:eng ; fre ; ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Es wird eine elektronische Vorrichtung mit einer FPGA Einheit (100), einem ersten und zweiten Speicher (210, 220) zum Speichern von Boot-Daten für die FPGA Einheit (100) und einem digitalen Potentiometer (300) zum Speichern einer erster und zweiten Einstellung vorgesehen. In der ersten Einstellung des Potentiometers ist der erste Speicher (210) mit der FPGA Einheit (100) gekoppelt und in der zweiten Einstellung des Potentiometers ist der zweite Speicher (220) zum Booten mit der FPGA Einheit (100) gekoppelt. The invention relates to an electronic device comprising an FPGA unit (100), a first and a second memory (210, 220) for storing boot data for the FPGA unit (100), and a digital potentiometer (300) for storing a first and a second setting. In the first setting of the potentiometer, the first memory (210) is coupled to the FPGA unit (100), and in the second setting of the potentiometer, the second memory (220) is coupled to the FPGA unit (100) for booting. L'invention concerne un dispositif électronique comportant une unité FPGA (100), une première et une deuxième mémoire (210, 220) pour le stockage de données d'amorçage pour l'unité FPGA (100), et un potentiomètre numérique (300) pour le stockage d'un premier et d'un deuxième réglage. Dans le premier réglage du potentiomètre, la première mémoire (210) est couplée à l'unité FPGA (100), et dans le deuxième réglage du potentiomètre, la deuxième mémoire (200) est couplée à l'unité FPGA (100) pour l'amorçage.