IN-DRAM CYCLE-BASED LEVELIZATION

Systems and methods are provided for in-DRAM cycle-based levelization. In a multi-rank, multi-lane memory system, an in-DRAM cycle-based levelization mechanism couples to a memory device in a rank and individually controls additive write latency and/or additive read latency for the memory device. Th...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HO, EUGENE, C, WARE, FREDERICK, A, STOTT, BRET, G, CLINE, JULIA, V. M
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator HO, EUGENE, C
WARE, FREDERICK, A
STOTT, BRET, G
CLINE, JULIA, V. M
description Systems and methods are provided for in-DRAM cycle-based levelization. In a multi-rank, multi-lane memory system, an in-DRAM cycle-based levelization mechanism couples to a memory device in a rank and individually controls additive write latency and/or additive read latency for the memory device. The in-DRAM levelization mechanism ensures that a distribution of relative total write or read latencies across the lanes in the rank is substantially similar to that in another rank. L'invention propose des systèmes et des procédés pour une mise à niveau fondée sur des cycles dans DRAM. Dans un système de mémoire à rangées multiples, à lignes multiples, un mécanisme de mise à niveau fondé sur des cycles dans DRAM se couple à un dispositif de mémoire dans une rangée et commande individuellement le temps d'attente supplémentaire d'écriture et/ou le temps d'attente supplémentaire de lecture pour le dispositif de mémoire. Le mécanisme de mise à niveau dans DRAM garantit qu'une distribution des temps d'attente d'écriture ou de lecture totaux relatifs à travers les lignes dans la rangée est sensiblement similaire à celle dans une autre rangée.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2008154625A2</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2008154625A2</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2008154625A23</originalsourceid><addsrcrecordid>eNrjZFDw9NN1CXL0VXCOdPZx1XVyDHZ1UfBxDXP18YxyDPH09-NhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGBhaGpiZmRqaORsbEqQIAa3gitQ</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>IN-DRAM CYCLE-BASED LEVELIZATION</title><source>esp@cenet</source><creator>HO, EUGENE, C ; WARE, FREDERICK, A ; STOTT, BRET, G ; CLINE, JULIA, V. M</creator><creatorcontrib>HO, EUGENE, C ; WARE, FREDERICK, A ; STOTT, BRET, G ; CLINE, JULIA, V. M</creatorcontrib><description>Systems and methods are provided for in-DRAM cycle-based levelization. In a multi-rank, multi-lane memory system, an in-DRAM cycle-based levelization mechanism couples to a memory device in a rank and individually controls additive write latency and/or additive read latency for the memory device. The in-DRAM levelization mechanism ensures that a distribution of relative total write or read latencies across the lanes in the rank is substantially similar to that in another rank. L'invention propose des systèmes et des procédés pour une mise à niveau fondée sur des cycles dans DRAM. Dans un système de mémoire à rangées multiples, à lignes multiples, un mécanisme de mise à niveau fondé sur des cycles dans DRAM se couple à un dispositif de mémoire dans une rangée et commande individuellement le temps d'attente supplémentaire d'écriture et/ou le temps d'attente supplémentaire de lecture pour le dispositif de mémoire. Le mécanisme de mise à niveau dans DRAM garantit qu'une distribution des temps d'attente d'écriture ou de lecture totaux relatifs à travers les lignes dans la rangée est sensiblement similaire à celle dans une autre rangée.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2008</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20081218&amp;DB=EPODOC&amp;CC=WO&amp;NR=2008154625A2$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76516</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20081218&amp;DB=EPODOC&amp;CC=WO&amp;NR=2008154625A2$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>HO, EUGENE, C</creatorcontrib><creatorcontrib>WARE, FREDERICK, A</creatorcontrib><creatorcontrib>STOTT, BRET, G</creatorcontrib><creatorcontrib>CLINE, JULIA, V. M</creatorcontrib><title>IN-DRAM CYCLE-BASED LEVELIZATION</title><description>Systems and methods are provided for in-DRAM cycle-based levelization. In a multi-rank, multi-lane memory system, an in-DRAM cycle-based levelization mechanism couples to a memory device in a rank and individually controls additive write latency and/or additive read latency for the memory device. The in-DRAM levelization mechanism ensures that a distribution of relative total write or read latencies across the lanes in the rank is substantially similar to that in another rank. L'invention propose des systèmes et des procédés pour une mise à niveau fondée sur des cycles dans DRAM. Dans un système de mémoire à rangées multiples, à lignes multiples, un mécanisme de mise à niveau fondé sur des cycles dans DRAM se couple à un dispositif de mémoire dans une rangée et commande individuellement le temps d'attente supplémentaire d'écriture et/ou le temps d'attente supplémentaire de lecture pour le dispositif de mémoire. Le mécanisme de mise à niveau dans DRAM garantit qu'une distribution des temps d'attente d'écriture ou de lecture totaux relatifs à travers les lignes dans la rangée est sensiblement similaire à celle dans une autre rangée.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2008</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFDw9NN1CXL0VXCOdPZx1XVyDHZ1UfBxDXP18YxyDPH09-NhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGBhaGpiZmRqaORsbEqQIAa3gitQ</recordid><startdate>20081218</startdate><enddate>20081218</enddate><creator>HO, EUGENE, C</creator><creator>WARE, FREDERICK, A</creator><creator>STOTT, BRET, G</creator><creator>CLINE, JULIA, V. M</creator><scope>EVB</scope></search><sort><creationdate>20081218</creationdate><title>IN-DRAM CYCLE-BASED LEVELIZATION</title><author>HO, EUGENE, C ; WARE, FREDERICK, A ; STOTT, BRET, G ; CLINE, JULIA, V. M</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2008154625A23</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2008</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>HO, EUGENE, C</creatorcontrib><creatorcontrib>WARE, FREDERICK, A</creatorcontrib><creatorcontrib>STOTT, BRET, G</creatorcontrib><creatorcontrib>CLINE, JULIA, V. M</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>HO, EUGENE, C</au><au>WARE, FREDERICK, A</au><au>STOTT, BRET, G</au><au>CLINE, JULIA, V. M</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>IN-DRAM CYCLE-BASED LEVELIZATION</title><date>2008-12-18</date><risdate>2008</risdate><abstract>Systems and methods are provided for in-DRAM cycle-based levelization. In a multi-rank, multi-lane memory system, an in-DRAM cycle-based levelization mechanism couples to a memory device in a rank and individually controls additive write latency and/or additive read latency for the memory device. The in-DRAM levelization mechanism ensures that a distribution of relative total write or read latencies across the lanes in the rank is substantially similar to that in another rank. L'invention propose des systèmes et des procédés pour une mise à niveau fondée sur des cycles dans DRAM. Dans un système de mémoire à rangées multiples, à lignes multiples, un mécanisme de mise à niveau fondé sur des cycles dans DRAM se couple à un dispositif de mémoire dans une rangée et commande individuellement le temps d'attente supplémentaire d'écriture et/ou le temps d'attente supplémentaire de lecture pour le dispositif de mémoire. Le mécanisme de mise à niveau dans DRAM garantit qu'une distribution des temps d'attente d'écriture ou de lecture totaux relatifs à travers les lignes dans la rangée est sensiblement similaire à celle dans une autre rangée.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2008154625A2
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title IN-DRAM CYCLE-BASED LEVELIZATION
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-19T14%3A48%3A52IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=HO,%20EUGENE,%20C&rft.date=2008-12-18&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2008154625A2%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true