SINGLE SLOPE ANALOG-TO-DIGITAL CONVERTER

A single-slope ADC, particularly suitable for use in a massive-parallel ADC architecture in a readout circuit of a CMOS imager. A plurality of ramp signals are generated which define non-overlapping sub-ranges of the full input range. For each ADC channel, the sub-range in which the voltage of the i...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: THEUWISSEN, ALBERT, J. P, SNOEIJ, MARTIJN, F, HUIJSING, JOHAN, H, MIEROP, ADRIANUS, J
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A single-slope ADC, particularly suitable for use in a massive-parallel ADC architecture in a readout circuit of a CMOS imager. A plurality of ramp signals are generated which define non-overlapping sub-ranges of the full input range. For each ADC channel, the sub-range in which the voltage of the input signal falls is determined, and the corresponding ramp signal is selected for use in the A/D conversion. Thus, the speed of the A/D conversion process can be increased and the power consumption decreased. L'invention concerne un CAN à pente unique, particulièrement approprié pour une utilisation dans une architecture CAN parallèle massive dans un circuit de lecture d'un imageur CMOS. Une pluralité de signaux de rampe sont générés, qui définissent des sous-plages, ne se chevauchant pas, de la plage d'entrée entière. Pour chaque canal CAN, la sous-plage dans laquelle la tension du signal d'entrée tombe est déterminée et le signal de rampe correspondant est sélectionné pour une utilisation dans la conversion A/N. Ainsi, la vitesse du procédé de conversion A/N peut être augmentée et la consommation de courant diminuée.