STRAINED LAYERS WITHIN SEMICONDUCTOR BUFFER STRUCTURES
A semiconductor workpiece including a substrate 10, a relaxed buffer layer 14, 18 including a graded portion formed on the substrate, and at least one strained transitional layer 16 within the graded portion of the relaxed buffer layer 14, 18 and method of manufacturing the same. The at least one st...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A semiconductor workpiece including a substrate 10, a relaxed buffer layer 14, 18 including a graded portion formed on the substrate, and at least one strained transitional layer 16 within the graded portion of the relaxed buffer layer 14, 18 and method of manufacturing the same. The at least one strained transitional layer 16 reduces an amount of workpiece bow due to differential coefficient of thermal expansion (CTE) contraction of the relaxed buffer layer 14, 18 relative to CTE contraction of the substrate 10.
La présente invention concerne une pièce à usiner semi-conductrice comprenant un substrat 10, une couche tampon non contrainte 14, 18 comprenant une partie à gradient disposée sur le substrat, et au moins une couche de transition contrainte 16 à l'intérieur de la partie à gradient de la couche tampon non contrainte 14, 18 et son procédé de fabrication. La ou les couche(s) de transition contrainte(s) 16 permet(tent) de réduire une proportion de la courbure de la pièce à usiner provoquée par la contraction du coefficient d'expansion thermique (CTE) différentiel de la couche tampon non contrainte 14, 18 par rapport à la contraction du CTE du substrat 10. |
---|