INTERFACE TEST CIRCUIT

An integrated circuit is described. The integrated circuit includes an interface circuit that includes a transmitter and a receiver. A generator in the integrated circuit is selectively coupled to the transmitter. The generator is to provide a test sequence that is output by the transmitter during a...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: TRAN, CHANH, V, YEUNG, PHILIP, HO, EUGENE, C, LAU, BENEDICT, BROOKS, JOHN, W, STOTT, BRET
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator TRAN, CHANH, V
YEUNG, PHILIP
HO, EUGENE, C
LAU, BENEDICT
BROOKS, JOHN, W
STOTT, BRET
description An integrated circuit is described. The integrated circuit includes an interface circuit that includes a transmitter and a receiver. A generator in the integrated circuit is selectively coupled to the transmitter. The generator is to provide a test sequence that is output by the transmitter during a test mode of operation. A memory in the integrated circuit is selectively coupled to the generator and the receiver. The memory is to receive and synchronize the test sequence and a signal corresponding to the test sequence that is received by the receiver. A logic circuit in the integrated circuit is to compare the test sequence and the signal. La présente invention concerne un circuit intégré. Le circuit intégré comporte un circuit d'interface comportant un émetteur et un récepteur. Un générateur dans le circuit intégré est couplé de manière sélective à l'émetteur. Le générateur sert à fournir une séquence de contrôle qui est émise en sortie par l'émetteur lors d'un mode de contrôle de fonctionnement. Une mémoire dans le circuit intégré sert à recevoir et à synchroniser la séquence de contrôle et un signal correspondant à la séquence de contrôle reçue par le récepteur. Un circuit logique dans le circuit intégré sert à comparer la séquence de contrôle et le signal.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2007131130A3</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2007131130A3</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2007131130A33</originalsourceid><addsrcrecordid>eNrjZBDz9AtxDXJzdHZVCHENDlFw9gxyDvUM4WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgYG5obGhobGBo7GxsSpAgAu7h_5</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>INTERFACE TEST CIRCUIT</title><source>esp@cenet</source><creator>TRAN, CHANH, V ; YEUNG, PHILIP ; HO, EUGENE, C ; LAU, BENEDICT ; BROOKS, JOHN, W ; STOTT, BRET</creator><creatorcontrib>TRAN, CHANH, V ; YEUNG, PHILIP ; HO, EUGENE, C ; LAU, BENEDICT ; BROOKS, JOHN, W ; STOTT, BRET</creatorcontrib><description>An integrated circuit is described. The integrated circuit includes an interface circuit that includes a transmitter and a receiver. A generator in the integrated circuit is selectively coupled to the transmitter. The generator is to provide a test sequence that is output by the transmitter during a test mode of operation. A memory in the integrated circuit is selectively coupled to the generator and the receiver. The memory is to receive and synchronize the test sequence and a signal corresponding to the test sequence that is received by the receiver. A logic circuit in the integrated circuit is to compare the test sequence and the signal. La présente invention concerne un circuit intégré. Le circuit intégré comporte un circuit d'interface comportant un émetteur et un récepteur. Un générateur dans le circuit intégré est couplé de manière sélective à l'émetteur. Le générateur sert à fournir une séquence de contrôle qui est émise en sortie par l'émetteur lors d'un mode de contrôle de fonctionnement. Une mémoire dans le circuit intégré sert à recevoir et à synchroniser la séquence de contrôle et un signal correspondant à la séquence de contrôle reçue par le récepteur. Un circuit logique dans le circuit intégré sert à comparer la séquence de contrôle et le signal.</description><language>eng ; fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; INFORMATION STORAGE ; MEASURING ; MEASURING ELECTRIC VARIABLES ; MEASURING MAGNETIC VARIABLES ; PHYSICS ; STATIC STORES ; TESTING</subject><creationdate>2008</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20080103&amp;DB=EPODOC&amp;CC=WO&amp;NR=2007131130A3$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76516</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20080103&amp;DB=EPODOC&amp;CC=WO&amp;NR=2007131130A3$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>TRAN, CHANH, V</creatorcontrib><creatorcontrib>YEUNG, PHILIP</creatorcontrib><creatorcontrib>HO, EUGENE, C</creatorcontrib><creatorcontrib>LAU, BENEDICT</creatorcontrib><creatorcontrib>BROOKS, JOHN, W</creatorcontrib><creatorcontrib>STOTT, BRET</creatorcontrib><title>INTERFACE TEST CIRCUIT</title><description>An integrated circuit is described. The integrated circuit includes an interface circuit that includes a transmitter and a receiver. A generator in the integrated circuit is selectively coupled to the transmitter. The generator is to provide a test sequence that is output by the transmitter during a test mode of operation. A memory in the integrated circuit is selectively coupled to the generator and the receiver. The memory is to receive and synchronize the test sequence and a signal corresponding to the test sequence that is received by the receiver. A logic circuit in the integrated circuit is to compare the test sequence and the signal. La présente invention concerne un circuit intégré. Le circuit intégré comporte un circuit d'interface comportant un émetteur et un récepteur. Un générateur dans le circuit intégré est couplé de manière sélective à l'émetteur. Le générateur sert à fournir une séquence de contrôle qui est émise en sortie par l'émetteur lors d'un mode de contrôle de fonctionnement. Une mémoire dans le circuit intégré sert à recevoir et à synchroniser la séquence de contrôle et un signal correspondant à la séquence de contrôle reçue par le récepteur. Un circuit logique dans le circuit intégré sert à comparer la séquence de contrôle et le signal.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>INFORMATION STORAGE</subject><subject>MEASURING</subject><subject>MEASURING ELECTRIC VARIABLES</subject><subject>MEASURING MAGNETIC VARIABLES</subject><subject>PHYSICS</subject><subject>STATIC STORES</subject><subject>TESTING</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2008</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBDz9AtxDXJzdHZVCHENDlFw9gxyDvUM4WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8eH-RgYG5obGhobGBo7GxsSpAgAu7h_5</recordid><startdate>20080103</startdate><enddate>20080103</enddate><creator>TRAN, CHANH, V</creator><creator>YEUNG, PHILIP</creator><creator>HO, EUGENE, C</creator><creator>LAU, BENEDICT</creator><creator>BROOKS, JOHN, W</creator><creator>STOTT, BRET</creator><scope>EVB</scope></search><sort><creationdate>20080103</creationdate><title>INTERFACE TEST CIRCUIT</title><author>TRAN, CHANH, V ; YEUNG, PHILIP ; HO, EUGENE, C ; LAU, BENEDICT ; BROOKS, JOHN, W ; STOTT, BRET</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2007131130A33</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2008</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>INFORMATION STORAGE</topic><topic>MEASURING</topic><topic>MEASURING ELECTRIC VARIABLES</topic><topic>MEASURING MAGNETIC VARIABLES</topic><topic>PHYSICS</topic><topic>STATIC STORES</topic><topic>TESTING</topic><toplevel>online_resources</toplevel><creatorcontrib>TRAN, CHANH, V</creatorcontrib><creatorcontrib>YEUNG, PHILIP</creatorcontrib><creatorcontrib>HO, EUGENE, C</creatorcontrib><creatorcontrib>LAU, BENEDICT</creatorcontrib><creatorcontrib>BROOKS, JOHN, W</creatorcontrib><creatorcontrib>STOTT, BRET</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>TRAN, CHANH, V</au><au>YEUNG, PHILIP</au><au>HO, EUGENE, C</au><au>LAU, BENEDICT</au><au>BROOKS, JOHN, W</au><au>STOTT, BRET</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>INTERFACE TEST CIRCUIT</title><date>2008-01-03</date><risdate>2008</risdate><abstract>An integrated circuit is described. The integrated circuit includes an interface circuit that includes a transmitter and a receiver. A generator in the integrated circuit is selectively coupled to the transmitter. The generator is to provide a test sequence that is output by the transmitter during a test mode of operation. A memory in the integrated circuit is selectively coupled to the generator and the receiver. The memory is to receive and synchronize the test sequence and a signal corresponding to the test sequence that is received by the receiver. A logic circuit in the integrated circuit is to compare the test sequence and the signal. La présente invention concerne un circuit intégré. Le circuit intégré comporte un circuit d'interface comportant un émetteur et un récepteur. Un générateur dans le circuit intégré est couplé de manière sélective à l'émetteur. Le générateur sert à fournir une séquence de contrôle qui est émise en sortie par l'émetteur lors d'un mode de contrôle de fonctionnement. Une mémoire dans le circuit intégré sert à recevoir et à synchroniser la séquence de contrôle et un signal correspondant à la séquence de contrôle reçue par le récepteur. Un circuit logique dans le circuit intégré sert à comparer la séquence de contrôle et le signal.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2007131130A3
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
INFORMATION STORAGE
MEASURING
MEASURING ELECTRIC VARIABLES
MEASURING MAGNETIC VARIABLES
PHYSICS
STATIC STORES
TESTING
title INTERFACE TEST CIRCUIT
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-14T16%3A25%3A26IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=TRAN,%20CHANH,%20V&rft.date=2008-01-03&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2007131130A3%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true