PHASE LOCKED TIME INTERVAL ANALYZER

A method (Figure 2) of analysis of a time interval between two selected measurement edges of interest (302, 303) includes locking a plurality of at least three substantially interchangeable oscillators (100-1-100-k) to a common reference frequency, the oscillators containing a digital locked-loop (D...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: WALLACE, HUGH, S, EISHEIMER, G., ROBERT, WILHELMI, CECELI, ANN
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A method (Figure 2) of analysis of a time interval between two selected measurement edges of interest (302, 303) includes locking a plurality of at least three substantially interchangeable oscillators (100-1-100-k) to a common reference frequency, the oscillators containing a digital locked-loop (DLL) circuit . The method includes operating one oscillator (100-1) as a timebase oscillator, and operating the other oscillators (100-2-100-k) as edge-resettable measurement oscillators. The method includes coupling (202) one oscillator with a switched and physically-immutable parametric variation, producing an offset in the frequency of the coupled oscillator relative to the frequency of the other oscillators. The method includes phase-aligning (203) each of the measurement oscillators to a triggering pulse created by one of selected measurement edges of interest, oscillating (204) each phase-aligned measurement oscillator, and counting (205) the number of oscillation cycles of the phase-aligned measurement oscillator from the time of phase-alignment until the time of phase matching. Un procédé (figure 2) d'analyse d'un intervalle temporel entre deux bords de mesure à considérer (302, 303) comprend le blocage d'une pluralité d'au moins trois oscillateurs sensiblement interchangeables (100-1-100-k) à une fréquence de référence commune, les oscillateurs contenant un circuit à boucle asservie numérique (DLL). Le procédé consiste à faire fonctionner un oscillateur (100-1) comme un oscillateur à base de temps, et à faire fonctionner les autres oscillateurs (100-2-100-k) comme oscillateurs de mesure réactivables aux bords. Le procédé comprend le couplage (202) d'un oscillateur avec une variation paramétrique commutée et physiquement immuable, la production d'un décalage dans la fréquence de l'oscillateur couplée, par rapport à la fréquence des autres oscillateurs. Le procédé comprend l'alignement en phase (203) de chacun des oscillateurs de mesure, à une impulsion de déclenchement créée par l'un des bords de mesure sélectionnés, l'oscillation (204) de chaque oscillateur de mesure aligné en phase, et le comptage (205) du nombre de cycles d'oscillation de l'oscillateur de mesure aligné en phase, à partir du temps d'alignement de phase jusqu'au temps de mise en correspondance de phase.