HIGH-SPEED DIFFERENTIAL LOGIC BUFFER

A circuit for a high speed digital buffer has an active load circuit connected to an output of the digital buffer. The active load circuit loads the buffer output with an active inductance to reduce the RC time constant at the buffer output. The active load circuit may be based on two active devices...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: TAM, KIMO, Y., F
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A circuit for a high speed digital buffer has an active load circuit connected to an output of the digital buffer. The active load circuit loads the buffer output with an active inductance to reduce the RC time constant at the buffer output. The active load circuit may be based on two active devices connected to the buffer output so as to form a differential cascode circuit. L'invention concerne un circuit pour un tampon numérique haute vitesse, lequel possède un circuit de charge active connecté à une sortie du tampon numérique. Le circuit de charge active charge la sortie du tampon avec une inductance active pour diminuer la constante de temps RC au niveau de la sortie du tampon. Le circuit de charge active peut être basé sur deux dispositifs actifs connectés à la sortie du tampon de façon à former un circuit cascode différentiel.