SEMICONDUCTOR DIE PACKAGE WITH INCREASED THERMAL CONDUCTION

In one exemplary embodiment, a structure comprises a substrate having a core, a top surface and a bottom surface. A substrate die pad is situated on the top surface of the substrate and is capable of receiving a die, and a heat spreader is situated on the bottom surface of the substrate. The substra...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: PETTY-WEEKS, SANDRA, L
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator PETTY-WEEKS, SANDRA, L
description In one exemplary embodiment, a structure comprises a substrate having a core, a top surface and a bottom surface. A substrate die pad is situated on the top surface of the substrate and is capable of receiving a die, and a heat spreader is situated on the bottom surface of the substrate. The substrate further comprises a first metal cap, at least one buried via, and a second metal cap. The first metal cap is situated below and is thermally coupled to the substrate die pad. The at least one buried via is situated below the first metal cap within the core of the substrate. The second metal cap is situated below the at least one buried via and is thermally coupled to the second metal cap. Dans un mode de réalisation de l'invention, une structure comprend un substrat présentant une âme, une surface supérieure et un fond. Une plaquette en forme de dé d'un substrat est situé sur la surface supérieure du substrat et elle est capable de recevoir un dé, et un dissipateur thermique est situé sur le fond du substrat. Ledit substrat comprend, de plus, un premier couvercle en métal, au moins un trou enterré, et un second couvercle. Le premier couvercle en métal est situé en dessous et il est couplé thermiquement à la plaquette en forme de dé du substrat. Ledit trou enterré est situé en dessous du premier couvercle à l'intérieur de l'âme du substrat. Le second couvercle en métal est situé en dessous du trou enterré et il est couplé thermiquement au second couvercle en métal.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO2004105127A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO2004105127A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO2004105127A13</originalsourceid><addsrcrecordid>eNrjZLAOdvX1dPb3cwl1DvEPUnDxdFUIcHT2dnR3VQj3DPFQ8PRzDnJ1DHZ1UQjxcA3ydfRRgCr29PfjYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBgYmhgamhkbmjobGxKkCAIHrKig</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR DIE PACKAGE WITH INCREASED THERMAL CONDUCTION</title><source>esp@cenet</source><creator>PETTY-WEEKS, SANDRA, L</creator><creatorcontrib>PETTY-WEEKS, SANDRA, L</creatorcontrib><description>In one exemplary embodiment, a structure comprises a substrate having a core, a top surface and a bottom surface. A substrate die pad is situated on the top surface of the substrate and is capable of receiving a die, and a heat spreader is situated on the bottom surface of the substrate. The substrate further comprises a first metal cap, at least one buried via, and a second metal cap. The first metal cap is situated below and is thermally coupled to the substrate die pad. The at least one buried via is situated below the first metal cap within the core of the substrate. The second metal cap is situated below the at least one buried via and is thermally coupled to the second metal cap. Dans un mode de réalisation de l'invention, une structure comprend un substrat présentant une âme, une surface supérieure et un fond. Une plaquette en forme de dé d'un substrat est situé sur la surface supérieure du substrat et elle est capable de recevoir un dé, et un dissipateur thermique est situé sur le fond du substrat. Ledit substrat comprend, de plus, un premier couvercle en métal, au moins un trou enterré, et un second couvercle. Le premier couvercle en métal est situé en dessous et il est couplé thermiquement à la plaquette en forme de dé du substrat. Ledit trou enterré est situé en dessous du premier couvercle à l'intérieur de l'âme du substrat. Le second couvercle en métal est situé en dessous du trou enterré et il est couplé thermiquement au second couvercle en métal.</description><edition>7</edition><language>eng ; fre</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2004</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20041202&amp;DB=EPODOC&amp;CC=WO&amp;NR=2004105127A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20041202&amp;DB=EPODOC&amp;CC=WO&amp;NR=2004105127A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>PETTY-WEEKS, SANDRA, L</creatorcontrib><title>SEMICONDUCTOR DIE PACKAGE WITH INCREASED THERMAL CONDUCTION</title><description>In one exemplary embodiment, a structure comprises a substrate having a core, a top surface and a bottom surface. A substrate die pad is situated on the top surface of the substrate and is capable of receiving a die, and a heat spreader is situated on the bottom surface of the substrate. The substrate further comprises a first metal cap, at least one buried via, and a second metal cap. The first metal cap is situated below and is thermally coupled to the substrate die pad. The at least one buried via is situated below the first metal cap within the core of the substrate. The second metal cap is situated below the at least one buried via and is thermally coupled to the second metal cap. Dans un mode de réalisation de l'invention, une structure comprend un substrat présentant une âme, une surface supérieure et un fond. Une plaquette en forme de dé d'un substrat est situé sur la surface supérieure du substrat et elle est capable de recevoir un dé, et un dissipateur thermique est situé sur le fond du substrat. Ledit substrat comprend, de plus, un premier couvercle en métal, au moins un trou enterré, et un second couvercle. Le premier couvercle en métal est situé en dessous et il est couplé thermiquement à la plaquette en forme de dé du substrat. Ledit trou enterré est situé en dessous du premier couvercle à l'intérieur de l'âme du substrat. Le second couvercle en métal est situé en dessous du trou enterré et il est couplé thermiquement au second couvercle en métal.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2004</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLAOdvX1dPb3cwl1DvEPUnDxdFUIcHT2dnR3VQj3DPFQ8PRzDnJ1DHZ1UQjxcA3ydfRRgCr29PfjYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBgYmhgamhkbmjobGxKkCAIHrKig</recordid><startdate>20041202</startdate><enddate>20041202</enddate><creator>PETTY-WEEKS, SANDRA, L</creator><scope>EVB</scope></search><sort><creationdate>20041202</creationdate><title>SEMICONDUCTOR DIE PACKAGE WITH INCREASED THERMAL CONDUCTION</title><author>PETTY-WEEKS, SANDRA, L</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO2004105127A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2004</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>PETTY-WEEKS, SANDRA, L</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>PETTY-WEEKS, SANDRA, L</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR DIE PACKAGE WITH INCREASED THERMAL CONDUCTION</title><date>2004-12-02</date><risdate>2004</risdate><abstract>In one exemplary embodiment, a structure comprises a substrate having a core, a top surface and a bottom surface. A substrate die pad is situated on the top surface of the substrate and is capable of receiving a die, and a heat spreader is situated on the bottom surface of the substrate. The substrate further comprises a first metal cap, at least one buried via, and a second metal cap. The first metal cap is situated below and is thermally coupled to the substrate die pad. The at least one buried via is situated below the first metal cap within the core of the substrate. The second metal cap is situated below the at least one buried via and is thermally coupled to the second metal cap. Dans un mode de réalisation de l'invention, une structure comprend un substrat présentant une âme, une surface supérieure et un fond. Une plaquette en forme de dé d'un substrat est situé sur la surface supérieure du substrat et elle est capable de recevoir un dé, et un dissipateur thermique est situé sur le fond du substrat. Ledit substrat comprend, de plus, un premier couvercle en métal, au moins un trou enterré, et un second couvercle. Le premier couvercle en métal est situé en dessous et il est couplé thermiquement à la plaquette en forme de dé du substrat. Ledit trou enterré est situé en dessous du premier couvercle à l'intérieur de l'âme du substrat. Le second couvercle en métal est situé en dessous du trou enterré et il est couplé thermiquement au second couvercle en métal.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO2004105127A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title SEMICONDUCTOR DIE PACKAGE WITH INCREASED THERMAL CONDUCTION
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-29T06%3A31%3A33IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=PETTY-WEEKS,%20SANDRA,%20L&rft.date=2004-12-02&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO2004105127A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true