COMPLEX-IF DIGITAL RECEIVER

An improved complex-IF digital receiver (10) has various improvements. The improved complex-IF digital receiver (10), for single or dual band applications, preferably synchronizes all of the signals to each other, which may be an integer multiple of each other. For example, the decimation filter, de...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: DAGHER, ELIAS, H, HOO, KEITH, SOO, MASENTEN, WESLEY, K, STUBBERUD, PETER, A, DINH, THANG, VICTOR
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:An improved complex-IF digital receiver (10) has various improvements. The improved complex-IF digital receiver (10), for single or dual band applications, preferably synchronizes all of the signals to each other, which may be an integer multiple of each other. For example, the decimation filter, delta-sigma modulator, sensitivity DAC, and other circuits in the receiver (10) can be synchronized. The delta-sigma modulator preferably includes a comparator whose input is coupled to a sensitivity DAC or synchronous dithering circuit. Ideally, the sensitivity DAC forces the comparator to trigger at every clock cycle and reduces the effect of hysteresis and offset at the input of the comparator. The receiver includes a translation circuit that translates an intermediate frequency signal to baseband, where the translation circuit preferably operates a translation ratio that is a multiple of 4. L'invention concerne un récepteur numérique à FI complexe amélioré de diverses manières. Le récepteur numérique à FI complexe amélioré, pour des applications à bande unique ou double, synchronise, de préférence, tous les signaux les uns par rapport aux autres, ce qui peut être représenté par un multiple entier de chacun d'entre eux. Par exemple, le filtre de décimation, le modulateur delta-sigma, le dénumériseur de sensibilité, et d'autres circuits du récepteur peuvent être synchronisés. Le modulateur delta-sigma comprend, de préférence, un comparateur dont l'entrée est couplée à un dénumériseur de sensibilité ou à un circuit synchrone de vibration. Idéalement, le dénumériseur de sensibilité force le comparateur à se déclencher, à chaque cycle d'horloge, et réduit l'effet d'hystérésis et de décalage à l'entrée du comparateur. Le récepteur comprend un circuit de traduction traduisant un signal de fréquence intermédiaire en bande de base, ce circuit fonctionnant, de préférence, dans un rapport de traduction multiple de 4.