PHOTODETECTOR CIRCUITS

A photodetector circuit incorporates an APD detector structure (10) comprising a p- silicon handle wafer (12) on which a Si02 insulation layer (14) is deposited in known manner. During manufacture a circular opening (16) is formed through the insulation layer (14) by conventional photolithography an...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MARSHALL, GILLIAN, FIONA, LEONG, WENG, YEE, ROBBINS, DAVID, JOHN
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A photodetector circuit incorporates an APD detector structure (10) comprising a p- silicon handle wafer (12) on which a Si02 insulation layer (14) is deposited in known manner. During manufacture a circular opening (16) is formed through the insulation layer (14) by conventional photolithography and etching, and an annular p+ substrate contact ring (18) is implanted in the handle wafer (12) after opening of the window (16). The APD itself is formed by implantation of a p region (20) and an n+ region (22). After the various implantation steps a metallisation layer is applied, and annular metal contacts are formed by the application of suitable photolithography and etching steps, these contacts comprising an annular contact (26) constituting the negative terminal and connected to the p+ substrate contact ring (18), an annular metal contact (28) constituting the positive terminal and connected to the n+ region (22) of the APD, and source and drain contacts (30) and (32) (not shown in Figure 1) connected to the source and drain of one or more CMOS MOSFET devices of the associated CMOS readout circuitry fabricated within a Si layer (34) formed on top of the insulation layer (14). Such an arrangement overcomes the problem of combining APDs with CMOS circuits in that APDs operate at relatively high reverse bias (15-30V) and CMOS circuits operate at low voltage (SV), and the arrangement must be such as to prevent the high bias voltage from affecting the operation of adjacent CMOS transistors. L'invention concerne un circuit photodétecteur incorporant une structure détecteur de PDA (10) comprenant une plaquette poignée en silicium de type p, sur laquelle une couche d'isolation Si02 (14) est déposée de manière connue. Lors de la fabrication, un orifice circulaire (16) est ménagé à travers la couche d'isolation (14) par une photolithographie et une gravure classiques et un anneau de contact (18) au substrat de type p+ est implanté dans la plaquette poignée (12) après ouverture de la fenêtre (16). Le PDA est formé par implantation d'une région p (20) et d'une région (22) de type n+. Après les nombreuses étapes d'implantation, on applique une couche de métallisation, et des contacts métalliques annulaires sont formés par application d'étapes de photolithographie et de gravure adaptées. Lesdits contacts comprennent un contact annulaire (26) constituant le terminal négatif et connecté à l'anneau de contact au substrat de type p+ (18), un contact annulaire métallique (28