REDUCED VERIFICATION COMPLEXITY AND POWER SAVING FEATURES IN A PIPELINED INTEGRATED CIRCUIT
An integrated circuit that uses a functional unit that outputs one set of values when in a power saving mode is provided. The functional unit, generally pipelined, is capable of being in the power saving mode dependent on an instruction decode/issue unit, and when in the power saving mode, the funct...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | An integrated circuit that uses a functional unit that outputs one set of values when in a power saving mode is provided. The functional unit, generally pipelined, is capable of being in the power saving mode dependent on an instruction decode/issue unit, and when in the power saving mode, the functional unit, using power saving mode circuitry, outputs one set of values as seen by components external to the functional unit regardless of the state the functional unit is in when the functional unit is initially put in the power saving mode.
La présente invention concerne un circuit intégré qui utilise une unité fonctionnelle qui produit en sortie un jeu de valeurs lorsqu'elle est en mode d'économie d'énergie. L'unité fonctionnelle, montée généralement en pipeline, est capable d'être en mode d'économie d'énergie en fonction d'une unité de décodage et de production d'instruction, et, lorsqu'elle est en mode d'économie d'énergie, l'unité fonctionnelle, grâce aux circuits du mode d'économie d'énergie, produit en sortie un jeu de valeurs du point de vue de composants étrangers à l'unité fonctionnelle, quel que soit l'état dans lequel se trouve l'unité fonctionnelle lorsque l'unité fonctionnelle est initialement mise en mode d'économie d'énergie. |
---|