APPLICATION-SPECIFIC TESTING METHODS FOR PROGRAMMABLE LOGIC DEVICES

Disclosed are methods for utilizing programmable logic devices that contain at least one localized defect. Such devices are tested to determine their suitability for implementing selected designs that may not require the resources impacted by the defect. If the FPGA is found to be unsuitable for one...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LING, ZHI-MIN, PATRIE, ROBERT, D, TONG, VINCENT, L, CHO, JAE, WELLS, ROBERT, W, TOUTOUNCHI, SHAHIN, JOHNSON, CLAY, S, DAVIS, SHELLY, G
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator LING, ZHI-MIN
PATRIE, ROBERT, D
TONG, VINCENT, L
CHO, JAE
WELLS, ROBERT, W
TOUTOUNCHI, SHAHIN
JOHNSON, CLAY, S
DAVIS, SHELLY, G
description Disclosed are methods for utilizing programmable logic devices that contain at least one localized defect. Such devices are tested to determine their suitability for implementing selected designs that may not require the resources impacted by the defect. If the FPGA is found to be unsuitable for one design, additional designs may be tested. The test methods in some embodiments employ test circuits derived from a user's design to verify PLD resources required for the design. The test circuits allow PLD vendors to verify the suitability of a PLD for a given user's design without requiring the PLD vendor to understand the user's design. La présente invention concerne des procédés destinés à l'utilisation de dispositifs logiques programmables (PLD) qui contiennent au moins un défaut localisé. Lesdits dispositifs sont testés pour déterminer leur comptabilité à mettre en place des concepts sélectionnés qui peuvent ne pas faire appel aux ressources touchées par le défaut. Si le réseau FPGA est établi comme incompatible avec un concept, des concepts supplémentaires peuvent être testés. Dans certains modes de réalisation, les procédés d'essai font intervenir l'utilisation de circuits d'essai dérivés du concept d'un utilisateur, pour vérifier les ressources PLD requises pour le concept. Les circuits d'essai permettent aux vendeurs de PLD de vérifier la compatibilité d'un PLD donné avec le concept d'un utilisateur donné, sans que le vendeur de PLD ait à comprendre le concept de l'utilisateur.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO03014750A3</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO03014750A3</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO03014750A33</originalsourceid><addsrcrecordid>eNrjZHB2DAjw8XR2DPH099MNDnB19nTzdFYIcQ0O8fRzV_B1DfHwdwlWcPMPUggI8ncPcvT1dXTycVXw8XcHKnNxDfN0dg3mYWBNS8wpTuWF0twMim6uIc4euqkF-fGpxQWJyal5qSXx4f4GxgaGJuamBo7GxsSoAQBCTius</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>APPLICATION-SPECIFIC TESTING METHODS FOR PROGRAMMABLE LOGIC DEVICES</title><source>esp@cenet</source><creator>LING, ZHI-MIN ; PATRIE, ROBERT, D ; TONG, VINCENT, L ; CHO, JAE ; WELLS, ROBERT, W ; TOUTOUNCHI, SHAHIN ; JOHNSON, CLAY, S ; DAVIS, SHELLY, G</creator><creatorcontrib>LING, ZHI-MIN ; PATRIE, ROBERT, D ; TONG, VINCENT, L ; CHO, JAE ; WELLS, ROBERT, W ; TOUTOUNCHI, SHAHIN ; JOHNSON, CLAY, S ; DAVIS, SHELLY, G</creatorcontrib><description>Disclosed are methods for utilizing programmable logic devices that contain at least one localized defect. Such devices are tested to determine their suitability for implementing selected designs that may not require the resources impacted by the defect. If the FPGA is found to be unsuitable for one design, additional designs may be tested. The test methods in some embodiments employ test circuits derived from a user's design to verify PLD resources required for the design. The test circuits allow PLD vendors to verify the suitability of a PLD for a given user's design without requiring the PLD vendor to understand the user's design. La présente invention concerne des procédés destinés à l'utilisation de dispositifs logiques programmables (PLD) qui contiennent au moins un défaut localisé. Lesdits dispositifs sont testés pour déterminer leur comptabilité à mettre en place des concepts sélectionnés qui peuvent ne pas faire appel aux ressources touchées par le défaut. Si le réseau FPGA est établi comme incompatible avec un concept, des concepts supplémentaires peuvent être testés. Dans certains modes de réalisation, les procédés d'essai font intervenir l'utilisation de circuits d'essai dérivés du concept d'un utilisateur, pour vérifier les ressources PLD requises pour le concept. Les circuits d'essai permettent aux vendeurs de PLD de vérifier la compatibilité d'un PLD donné avec le concept d'un utilisateur donné, sans que le vendeur de PLD ait à comprendre le concept de l'utilisateur.</description><edition>7</edition><language>eng ; fre</language><subject>BASIC ELECTRIC ELEMENTS ; CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; MEASURING ; MEASURING ELECTRIC VARIABLES ; MEASURING MAGNETIC VARIABLES ; PHYSICS ; SEMICONDUCTOR DEVICES ; TESTING</subject><creationdate>2003</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20030821&amp;DB=EPODOC&amp;CC=WO&amp;NR=03014750A3$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25562,76317</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20030821&amp;DB=EPODOC&amp;CC=WO&amp;NR=03014750A3$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LING, ZHI-MIN</creatorcontrib><creatorcontrib>PATRIE, ROBERT, D</creatorcontrib><creatorcontrib>TONG, VINCENT, L</creatorcontrib><creatorcontrib>CHO, JAE</creatorcontrib><creatorcontrib>WELLS, ROBERT, W</creatorcontrib><creatorcontrib>TOUTOUNCHI, SHAHIN</creatorcontrib><creatorcontrib>JOHNSON, CLAY, S</creatorcontrib><creatorcontrib>DAVIS, SHELLY, G</creatorcontrib><title>APPLICATION-SPECIFIC TESTING METHODS FOR PROGRAMMABLE LOGIC DEVICES</title><description>Disclosed are methods for utilizing programmable logic devices that contain at least one localized defect. Such devices are tested to determine their suitability for implementing selected designs that may not require the resources impacted by the defect. If the FPGA is found to be unsuitable for one design, additional designs may be tested. The test methods in some embodiments employ test circuits derived from a user's design to verify PLD resources required for the design. The test circuits allow PLD vendors to verify the suitability of a PLD for a given user's design without requiring the PLD vendor to understand the user's design. La présente invention concerne des procédés destinés à l'utilisation de dispositifs logiques programmables (PLD) qui contiennent au moins un défaut localisé. Lesdits dispositifs sont testés pour déterminer leur comptabilité à mettre en place des concepts sélectionnés qui peuvent ne pas faire appel aux ressources touchées par le défaut. Si le réseau FPGA est établi comme incompatible avec un concept, des concepts supplémentaires peuvent être testés. Dans certains modes de réalisation, les procédés d'essai font intervenir l'utilisation de circuits d'essai dérivés du concept d'un utilisateur, pour vérifier les ressources PLD requises pour le concept. Les circuits d'essai permettent aux vendeurs de PLD de vérifier la compatibilité d'un PLD donné avec le concept d'un utilisateur donné, sans que le vendeur de PLD ait à comprendre le concept de l'utilisateur.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>MEASURING</subject><subject>MEASURING ELECTRIC VARIABLES</subject><subject>MEASURING MAGNETIC VARIABLES</subject><subject>PHYSICS</subject><subject>SEMICONDUCTOR DEVICES</subject><subject>TESTING</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2003</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZHB2DAjw8XR2DPH099MNDnB19nTzdFYIcQ0O8fRzV_B1DfHwdwlWcPMPUggI8ncPcvT1dXTycVXw8XcHKnNxDfN0dg3mYWBNS8wpTuWF0twMim6uIc4euqkF-fGpxQWJyal5qSXx4f4GxgaGJuamBo7GxsSoAQBCTius</recordid><startdate>20030821</startdate><enddate>20030821</enddate><creator>LING, ZHI-MIN</creator><creator>PATRIE, ROBERT, D</creator><creator>TONG, VINCENT, L</creator><creator>CHO, JAE</creator><creator>WELLS, ROBERT, W</creator><creator>TOUTOUNCHI, SHAHIN</creator><creator>JOHNSON, CLAY, S</creator><creator>DAVIS, SHELLY, G</creator><scope>EVB</scope></search><sort><creationdate>20030821</creationdate><title>APPLICATION-SPECIFIC TESTING METHODS FOR PROGRAMMABLE LOGIC DEVICES</title><author>LING, ZHI-MIN ; PATRIE, ROBERT, D ; TONG, VINCENT, L ; CHO, JAE ; WELLS, ROBERT, W ; TOUTOUNCHI, SHAHIN ; JOHNSON, CLAY, S ; DAVIS, SHELLY, G</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO03014750A33</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2003</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>MEASURING</topic><topic>MEASURING ELECTRIC VARIABLES</topic><topic>MEASURING MAGNETIC VARIABLES</topic><topic>PHYSICS</topic><topic>SEMICONDUCTOR DEVICES</topic><topic>TESTING</topic><toplevel>online_resources</toplevel><creatorcontrib>LING, ZHI-MIN</creatorcontrib><creatorcontrib>PATRIE, ROBERT, D</creatorcontrib><creatorcontrib>TONG, VINCENT, L</creatorcontrib><creatorcontrib>CHO, JAE</creatorcontrib><creatorcontrib>WELLS, ROBERT, W</creatorcontrib><creatorcontrib>TOUTOUNCHI, SHAHIN</creatorcontrib><creatorcontrib>JOHNSON, CLAY, S</creatorcontrib><creatorcontrib>DAVIS, SHELLY, G</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LING, ZHI-MIN</au><au>PATRIE, ROBERT, D</au><au>TONG, VINCENT, L</au><au>CHO, JAE</au><au>WELLS, ROBERT, W</au><au>TOUTOUNCHI, SHAHIN</au><au>JOHNSON, CLAY, S</au><au>DAVIS, SHELLY, G</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>APPLICATION-SPECIFIC TESTING METHODS FOR PROGRAMMABLE LOGIC DEVICES</title><date>2003-08-21</date><risdate>2003</risdate><abstract>Disclosed are methods for utilizing programmable logic devices that contain at least one localized defect. Such devices are tested to determine their suitability for implementing selected designs that may not require the resources impacted by the defect. If the FPGA is found to be unsuitable for one design, additional designs may be tested. The test methods in some embodiments employ test circuits derived from a user's design to verify PLD resources required for the design. The test circuits allow PLD vendors to verify the suitability of a PLD for a given user's design without requiring the PLD vendor to understand the user's design. La présente invention concerne des procédés destinés à l'utilisation de dispositifs logiques programmables (PLD) qui contiennent au moins un défaut localisé. Lesdits dispositifs sont testés pour déterminer leur comptabilité à mettre en place des concepts sélectionnés qui peuvent ne pas faire appel aux ressources touchées par le défaut. Si le réseau FPGA est établi comme incompatible avec un concept, des concepts supplémentaires peuvent être testés. Dans certains modes de réalisation, les procédés d'essai font intervenir l'utilisation de circuits d'essai dérivés du concept d'un utilisateur, pour vérifier les ressources PLD requises pour le concept. Les circuits d'essai permettent aux vendeurs de PLD de vérifier la compatibilité d'un PLD donné avec le concept d'un utilisateur donné, sans que le vendeur de PLD ait à comprendre le concept de l'utilisateur.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO03014750A3
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
MEASURING
MEASURING ELECTRIC VARIABLES
MEASURING MAGNETIC VARIABLES
PHYSICS
SEMICONDUCTOR DEVICES
TESTING
title APPLICATION-SPECIFIC TESTING METHODS FOR PROGRAMMABLE LOGIC DEVICES
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-10T03%3A04%3A10IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LING,%20ZHI-MIN&rft.date=2003-08-21&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO03014750A3%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true