MULTITHREAD EMBEDDED PROCESSOR WITH INPUT/OUTPUT CAPABILITY

An embedded processor system having a single-chip embedded microprocessor with analog and digital electrical interfaces to external systems. A novel processor core uses pipelined execution of multiple independent and dependent concurrent threads, together with supervisory control for monitoring and...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SOBOTA, JOHN, F, BROUGHTON, COLIN, C, GOSIOR, JASON, J, JACOBSEN, PHILLIP
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:An embedded processor system having a single-chip embedded microprocessor with analog and digital electrical interfaces to external systems. A novel processor core uses pipelined execution of multiple independent and dependent concurrent threads, together with supervisory control for monitoring and controlling the processor thread state and access to other components. The pipeline enables simultaneous execution of multiple threads by selectively avoiding memory or peripheral access conflicts through the types of pipeline stages chosen and the use of dual and tri-port memory techniques. The single processor core executes one or multiple instruction streams on one or multiple data streams in various combinations under the control of single or multiple threads. L'invention concerne un système processeur imbriqué ayant un microprocesseur imbriqué à puce unique et comportant des interfaces analogiques et numériques destinées à des systèmes externes. Un nouveau tore de processeur utilise l'exécution pipeline de plusieurs filières simultanées, indépendantes et dépendantes, en même temps qu'une commande de supervision destinée à surveiller et à commander l'état filière du processeur et l'accès à d'autres composants. Le pipeline permet l'exécution simultanée de plusieurs filières en évitant sélectivement les conflits d'accès mémoire ou périphérique par les types d'étages pipeline choisis et l'utilisation de techniques mémoire duelles et tri-port. Le tore simple de processeur exécute au moins une suite d'instructions sur au moins une suite de données dans différentes combinaisons sous le contrôle de filières simples ou multiples.