COMPUTER PERIPHERAL DEVICE THAT REMAINS OPERABLE WHEN CENTRAL PROCESSOR OPERATIONS ARE SUSPENDED
A peripheral device having a circuit to detect the power management state of a central processor, a first interface to receive data, and a second interface to couple the peripheral device to the central processor. The peripheral device prevents data transfers that would cause the central processor t...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A peripheral device having a circuit to detect the power management state of a central processor, a first interface to receive data, and a second interface to couple the peripheral device to the central processor. The peripheral device prevents data transfers that would cause the central processor to change from a second power management state to a first power management state if the central processor is in the second power management state.
L'invention concerne un dispositif périphérique comportant un circuit pour détecter l'état de gestion de la consommation d'énergie d'un processeur central, une première interface pour recevoir les données, et une seconde interface pour coupler le dispositif périphérique au processeur central. Le dispositif périphérique empêche le transfert de données qui risque de faire basculer le processeur central d'un second état de gestion de consommation d'énergie à un premier état de gestion de consommation d'énergie si le processeur central se trouve dans le second état de consommation d'énergie. |
---|