LOW JITTER PHASE-LOCKED LOOP WITH DUTY-CYCLE CONTROL
A timing circuit (700) for ATE generates an output clock (710a) from an input clock and controls output pulse width. The timing circuit includes a differential driver (710) having an input that receives the input clock, and having inverting and non-inverting outputs. The inverting output is coupled...
Gespeichert in:
Hauptverfasser: | , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A timing circuit (700) for ATE generates an output clock (710a) from an input clock and controls output pulse width. The timing circuit includes a differential driver (710) having an input that receives the input clock, and having inverting and non-inverting outputs. The inverting output is coupled to a first phase-locked loop (712), and the non-inverting output is coupled to a second phase-locked loop (714). The first and second phase-locked loops respectively generate first and second clocks in response to respective rising and falling edges of the input clock. A combiner circuit (716) converts the first and second clocks into narrow pulse trains, and the pulse trains respectively operate SET and RESET inputs of a SET/RESET flip-flop. The SET/RESET flip-flop generates an output clock having rising edges responsive to rising edges of the input clock, and falling edges responsive to falling edges of the input clock. The timing circuit also includes a frequency divider (924) in feedback path of the phase-locked loops, for establishing a frequency gain of the timing circuit. Pulse width of the output clock is based upon pulse width of the input clock and frequency gain of the timing circuit. To promote timing accuracy, the frequency responses of the phase-locked loops are tailored to selectively filter jitter from the input clock that is uncorrelated with jitter in the ATE, but to pass correlated jitter unattenuated.
L'invention concerne un circuit de temporisation (700) pour matériel d'essai automatique (ATE), générant une horloge de sortie à partir d'une horloge d'entrée (710a), et commandant une largeur d'impulsion de sortie. Le circuit de temporisation comprend une commande de différentiel (710) possédant une entrée qui reçoit l'horloge d'entrée, et des sorties inverseuse et non inverseuse. La sortie inverseuse est couplée à une première boucle (712) à phase asservie, et la sortie non inverseuse est couplée à une seconde boucle (714) à phase asservie. Les première et seconde boucles à phase asservie génèrent respectivement une première et une seconde horloges en réponse à des seuils respectivement hauts et bas de l'horloge d'entrée. Un circuit combinateur (716) convertit les première et seconde horloges en trains d'impulsions étroites, et ces trains d'impulsions déclenchent respectivement les entrées SET et RESET d'une bascule du type SET/RESET. La bascule SET/RESET génère une horloge de sortie possédant des seuils hauts sensibles à des seuils hauts de l |
---|