HIGH VOLTAGE MOSFET STRUCTURES

A power MOSFET device that achieves low power loss characteristics by minimizing source-to-drain channel on-resistance, including a semiconductor block having a first and a second surfaces, a source region, a drain region, a drift region (106) within the semiconductor block, and a body region betwee...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: ZAFRANI, MAXIME, NEILSON, JOHN, M., S, POLCE, NESTORE, JONES, SCOTT
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator ZAFRANI, MAXIME
NEILSON, JOHN, M., S
POLCE, NESTORE
JONES, SCOTT
description A power MOSFET device that achieves low power loss characteristics by minimizing source-to-drain channel on-resistance, including a semiconductor block having a first and a second surfaces, a source region, a drain region, a drift region (106) within the semiconductor block, and a body region between the first surface and the drift region (106). The device further includes at least one voltage divider (104) disposed within the semiconductor block. The voltage divider has a first end adjacent to the first surface and electrically coupled to the source region, and a second end extending through and electrically coupled to the drain region. La présente invention concerne un transistor MOS de puissance qui présente des caractéristiques de faibles pertes de puissance lorsqu'on réduit au minimum le canal source-drain de la résistance, ce transistor comportant un bloc à semiconducteur présentant une première et une seconde surfaces, une région source, une région drain, et une région (106) de dérive situées dans le bloc à semiconducteur, et une région corps située entre la première surface et la région (106) de dérive. Ce dispositif comprend également au moins un diviseur de tension (104) disposé dans le bloc à semiconducteur. Le diviseur de tension présente une première extrémité à proximité de la première surface électriquement couplée à la région source, et une seconde extrémité s'étendant dans la région drain couplée électriquement à celle-ci.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO0068998A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO0068998A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO0068998A13</originalsourceid><addsrcrecordid>eNrjZJDz8HT3UAjz9wlxdHdV8PUPdnMNUQgOCQp1DgkNcg3mYWBNS8wpTuWF0twMCkAFzh66qQX58anFBYnJqXmpJfHh_gYGZhaWlhaOhsZEKAEAitYhYw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>HIGH VOLTAGE MOSFET STRUCTURES</title><source>esp@cenet</source><creator>ZAFRANI, MAXIME ; NEILSON, JOHN, M., S ; POLCE, NESTORE ; JONES, SCOTT</creator><creatorcontrib>ZAFRANI, MAXIME ; NEILSON, JOHN, M., S ; POLCE, NESTORE ; JONES, SCOTT</creatorcontrib><description>A power MOSFET device that achieves low power loss characteristics by minimizing source-to-drain channel on-resistance, including a semiconductor block having a first and a second surfaces, a source region, a drain region, a drift region (106) within the semiconductor block, and a body region between the first surface and the drift region (106). The device further includes at least one voltage divider (104) disposed within the semiconductor block. The voltage divider has a first end adjacent to the first surface and electrically coupled to the source region, and a second end extending through and electrically coupled to the drain region. La présente invention concerne un transistor MOS de puissance qui présente des caractéristiques de faibles pertes de puissance lorsqu'on réduit au minimum le canal source-drain de la résistance, ce transistor comportant un bloc à semiconducteur présentant une première et une seconde surfaces, une région source, une région drain, et une région (106) de dérive situées dans le bloc à semiconducteur, et une région corps située entre la première surface et la région (106) de dérive. Ce dispositif comprend également au moins un diviseur de tension (104) disposé dans le bloc à semiconducteur. Le diviseur de tension présente une première extrémité à proximité de la première surface électriquement couplée à la région source, et une seconde extrémité s'étendant dans la région drain couplée électriquement à celle-ci.</description><edition>7</edition><language>eng ; fre</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2000</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20001116&amp;DB=EPODOC&amp;CC=WO&amp;NR=0068998A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20001116&amp;DB=EPODOC&amp;CC=WO&amp;NR=0068998A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>ZAFRANI, MAXIME</creatorcontrib><creatorcontrib>NEILSON, JOHN, M., S</creatorcontrib><creatorcontrib>POLCE, NESTORE</creatorcontrib><creatorcontrib>JONES, SCOTT</creatorcontrib><title>HIGH VOLTAGE MOSFET STRUCTURES</title><description>A power MOSFET device that achieves low power loss characteristics by minimizing source-to-drain channel on-resistance, including a semiconductor block having a first and a second surfaces, a source region, a drain region, a drift region (106) within the semiconductor block, and a body region between the first surface and the drift region (106). The device further includes at least one voltage divider (104) disposed within the semiconductor block. The voltage divider has a first end adjacent to the first surface and electrically coupled to the source region, and a second end extending through and electrically coupled to the drain region. La présente invention concerne un transistor MOS de puissance qui présente des caractéristiques de faibles pertes de puissance lorsqu'on réduit au minimum le canal source-drain de la résistance, ce transistor comportant un bloc à semiconducteur présentant une première et une seconde surfaces, une région source, une région drain, et une région (106) de dérive situées dans le bloc à semiconducteur, et une région corps située entre la première surface et la région (106) de dérive. Ce dispositif comprend également au moins un diviseur de tension (104) disposé dans le bloc à semiconducteur. Le diviseur de tension présente une première extrémité à proximité de la première surface électriquement couplée à la région source, et une seconde extrémité s'étendant dans la région drain couplée électriquement à celle-ci.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2000</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZJDz8HT3UAjz9wlxdHdV8PUPdnMNUQgOCQp1DgkNcg3mYWBNS8wpTuWF0twMCkAFzh66qQX58anFBYnJqXmpJfHh_gYGZhaWlhaOhsZEKAEAitYhYw</recordid><startdate>20001116</startdate><enddate>20001116</enddate><creator>ZAFRANI, MAXIME</creator><creator>NEILSON, JOHN, M., S</creator><creator>POLCE, NESTORE</creator><creator>JONES, SCOTT</creator><scope>EVB</scope></search><sort><creationdate>20001116</creationdate><title>HIGH VOLTAGE MOSFET STRUCTURES</title><author>ZAFRANI, MAXIME ; NEILSON, JOHN, M., S ; POLCE, NESTORE ; JONES, SCOTT</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO0068998A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre</language><creationdate>2000</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>ZAFRANI, MAXIME</creatorcontrib><creatorcontrib>NEILSON, JOHN, M., S</creatorcontrib><creatorcontrib>POLCE, NESTORE</creatorcontrib><creatorcontrib>JONES, SCOTT</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>ZAFRANI, MAXIME</au><au>NEILSON, JOHN, M., S</au><au>POLCE, NESTORE</au><au>JONES, SCOTT</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>HIGH VOLTAGE MOSFET STRUCTURES</title><date>2000-11-16</date><risdate>2000</risdate><abstract>A power MOSFET device that achieves low power loss characteristics by minimizing source-to-drain channel on-resistance, including a semiconductor block having a first and a second surfaces, a source region, a drain region, a drift region (106) within the semiconductor block, and a body region between the first surface and the drift region (106). The device further includes at least one voltage divider (104) disposed within the semiconductor block. The voltage divider has a first end adjacent to the first surface and electrically coupled to the source region, and a second end extending through and electrically coupled to the drain region. La présente invention concerne un transistor MOS de puissance qui présente des caractéristiques de faibles pertes de puissance lorsqu'on réduit au minimum le canal source-drain de la résistance, ce transistor comportant un bloc à semiconducteur présentant une première et une seconde surfaces, une région source, une région drain, et une région (106) de dérive situées dans le bloc à semiconducteur, et une région corps située entre la première surface et la région (106) de dérive. Ce dispositif comprend également au moins un diviseur de tension (104) disposé dans le bloc à semiconducteur. Le diviseur de tension présente une première extrémité à proximité de la première surface électriquement couplée à la région source, et une seconde extrémité s'étendant dans la région drain couplée électriquement à celle-ci.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre
recordid cdi_epo_espacenet_WO0068998A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title HIGH VOLTAGE MOSFET STRUCTURES
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-18T02%3A40%3A02IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=ZAFRANI,%20MAXIME&rft.date=2000-11-16&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO0068998A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true