MATRIX DISPLAY DEVICE ADAPTED TO DISPLAY VIDEO SIGNALS FROM DIFFERENT VIDEO STANDARDS

A matrix display device comprises a matrix display (10) with picture elements (18) arranged in a number of display lines (R). A driving circuit (3) supplies picture signals (Ds) to the picture elements (18) dependent on a video signal (V) which comprises, in a field (Fp), a number of video lines whi...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MIJNSBERGEN, FREDERIK, C., G, BIJLSMA, SIPKE
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A matrix display device comprises a matrix display (10) with picture elements (18) arranged in a number of display lines (R). A driving circuit (3) supplies picture signals (Ds) to the picture elements (18) dependent on a video signal (V) which comprises, in a field (Fp), a number of video lines which is lower than the number of display lines (R). A line period (Tl) is defined as the duration of one of the video lines. To display video information on all display lines (R) regularly, after a number of line periods (Tl), more than one display line (R) is selected within one line period (Tl) to write video information to more than one display line (R). Therefore, a timing circuit (21) receives video timing information (S) to determine consecutive and non-overlapping select periods (Tn; Tr), each select period (Tn; Tr) completely occurring within a line period (Tl). In at least one of the line periods (Tl), at least two select periods (Tr) occur. A selecting circuit (20) successively selects the display lines (R), each display line (R) being selected during an associated one of the select periods (Tn; Tr). The timing circuit (21) according to the invention is adapted to obtain select periods (Tr) all having a substantially equal duration. Thus, the select periods (Tr) during line periods (Tl), during which only one display line (R) is selected, have the same duration as the select periods (Tr) during line periods (Tl) during which more than one display line (R) is displayed. Cet afficheur matriciel comprend un écran matriciel (10) dont les pixels sont répartis sur plusieurs lignes d'affichage (R). Un circuit de commande (3) fournit aux pixels (18) des signaux image (Ds) en fonction d'un signal vidéo (V). Ce signal comprend, dans une zone (Fp), un certain nombre de lignes vidéo inférieur au nombre des lignes d'affichage (R). On définit une période de ligne (TI) comme étant la durée de l'une des lignes vidéo. Pour afficher les informations vidéo régulièrement sur toutes les lignes d'affichage (R), après un certain nombre de périodes de lignes (TI), on choisit dans une période de ligne (TI) plusieurs lignes d'affichage (R). A cet effet, un circuit de synchronisation (21) reçoit de l'information de synchronisation vidéo (S) permettant de déterminer des périodes de sélection consécutives et ne se chevauchant pas (Tn, Tr), chaque période de sélection (Tn, Tr) se produisant entièrement dans les limites d'une période de ligne (TI). Au cours de l'une au moins des pério