driver of periodic sequence of two-pulse CODE SERIES with probrammable parameters

Driver of periodic sequence of two-pulse code series with programmable parameters comprises two reversible binary counters, each of those has an input for feeding synchronization pulses, input for adjustment to addition / subtraction mode, input of permit of synchronous parallel loading and data inp...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Korobkov Mykola Grygorovych, Kharchenko Viacheslav Serhiiovych, Korobkova Olena Mykolaivna, Zheltukhin Oleksandr Vasyliovych
Format: Patent
Sprache:eng ; rus ; ukr
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Driver of periodic sequence of two-pulse code series with programmable parameters comprises two reversible binary counters, each of those has an input for feeding synchronization pulses, input for adjustment to addition / subtraction mode, input of permit of synchronous parallel loading and data inputs, input of permit of counting mode, the input of asynchronous installation to zero state, the overflow output; inverter; first and second OR elements; chain of connected in series resistor and capacitor; synchronous D-flip-flop with input of asynchronous installation to zero state, the first and second two-input elements AND. The third reversible binary counter is included, with input for synchronization pulses, input for adjustment to addition / subtraction mode, input of permit of synchronous parallel load and data input, input of permit of count mode, input of asynchronous installation of zero state, the overflow output; the third, fourth, fifth and sixth elements OR; second and third inverters; element OR-NOT. Формирователь периодической последовательности двухимпульсных кодовых серий с программируемыми параметрами содержит два реверсивных двоичных счетчика, каждый из которых имеет вход подачи импульсов синхронизации, вход отладки на режим суммирования / вычитания, вход разрешения синхронной параллельной загрузки и вход подачи данных, вход разрешения режима счета, вход асинхронной установки в нулевое состояние, выход переполнения; инвертор; первый и второй элементы ИЛИ; цепь, состоящую из соединенных последовательно резистора и конденсатора; синхронный D-триггер с входом асинхронной установки в нулевое состояние, первый и второй двухвходовые элементы И. Введен третий реверсивный двоичный счетчик, который имеет вход подачи импульсов синхронизации, вход отладки на режим суммирования / вычитания, вход разрешения синхронной параллельной загрузки и вход подачи данных, вход разрешения режима счета, вход асинхронной установки в нулевое состояние, выход переполнения; третий, четвертый, пятый и шестой элементы ИЛИ; второй и третий инверторы; элемент ИЛИ-НЕ. Формувач періодичної послідовності двоімпульсних кодових серій з програмованими параметрами, містить два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, вихід переповнювання;