SINGLE-DIGIT SEMI-ADDER
A single-digit semi-adder contains a logic AND element, the first input of which is connected to the first input of the semi-adder, the second input is connected to the second input of the semi-adder, and the output is the first output of a transfer of the semi-adder, a logic AND-NO element, the fir...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; ukr |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A single-digit semi-adder contains a logic AND element, the first input of which is connected to the first input of the semi-adder, the second input is connected to the second input of the semi-adder, and the output is the first output of a transfer of the semi-adder, a logic AND-NO element, the first input of which is connected to the first input of the semi-adder and the first input of a logic OR element, the second input of which is connected to the second input of the semi-adder, and the output is connected to the output of the logic AND-NO element and the output of the sum of the semi-adder. Additionally, the semi-adder contains the logic OR element, the first input of which is additionally connected to the first information input, the second input is additionally connected to the end-to-end transfer input, and the output is connected to the additionally entered inverse output of the end-to-end transfer device.
Однорозрядний напівсуматор містить логічний елемент І, перший вхід якого з'єднаний з першим входом півсуматора, другий вхід з'єднаний з другим входом півсуматора, а вихід є першим виходом переносу півсуматора, логічний елемент І-НІ, перший вхід якого з'єднаний з першим входом півсуматора та першим входом логічного елемента АБО, другий вхід якого з'єднаний з другим входом півсуматора, а вихід з'єднаний з виходом логічного елемента І-НІ та виходом суми півсуматора. Додатково півсуматор містить логічний елемент АБО, перший вхід якого додатково з'єднаний з першим інформаційним входом, другий вхід додатково з'єднаний з входом наскрізного переносу, а вихід з'єднаний з додатково уведеним інверсним виходом наскрізного переносу пристрою. |
---|