SINGLE ROW SUMMATOR
The invention relates to the field of computer technology. A complete single-bit adder containing information inputs and , an inverted input ( ) and an inverted carry output ( ), a direct sum output ( ), three two-input I-NO logic elements, three OR logic elements and one NO logic element connected...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | eng ; ukr |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The invention relates to the field of computer technology. A complete single-bit adder containing information inputs and , an inverted input ( ) and an inverted carry output ( ), a direct sum output ( ), three two-input I-NO logic elements, three OR logic elements and one NO logic element connected respectively to the corresponding inputs and outputs, wherein the first component generates the sum and the through carry by processing the direct inputs and according to the structure of an incomplete single-bit adder, and the next component generates the output signals of the inverted carry and the sum by processing the inverted inputs according to the structure of an incomplete single-bit adder. The technical result achieved by the present invention is to reduce hardware complexity and improve the technical characteristics of the adder.
Винахід належить до області обчислювальної техніки. Повний однорозрядний суматор, який містить інформаційні входи та , інверсний вхід () та інверсний вихід переносу (), прямий вихід суми (), три двовходові логічні елементи I-НІ, три логічні елементи АБО та один логічний елемент НІ, з'єднані відповідним чином з відповідними входами та виходами, у якому в першому компоненті здійснюється формування суми та наскрізного переносу шляхом опрацювання прямих входів та згідно зі структурою неповного однорозрядного суматора, а в наступному компоненті згідно зі структурою неповного однорозрядного суматора здійснюється формування вихідних сигналів інверсного переносу та суми шляхом опрацювання інверсних входів. Технічним результатом, що досягається даним винаходом, є зменшення апаратної складності та покращення технічних характеристик суматора. |
---|