ФОРМУВАЧ ПЕРІОДИЧНОЇ ПОСЛІДОВНОСТІ З ПЕРЕНАСТРОЮВАНОЮ ТРИВАЛІСТЮ ІМПУЛЬСІВ І ПАУЗИ І ПРОГРАМОВАНОЮ ЗАТРИМКОЮ ПОЧАТКУ ФОРМУВАННЯ ВІДНОСНО СТАРТОВОГО ІМПУЛЬСУ
Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вхід...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | ukr |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | Korobkov Mykola Hryhorovych Korobkova Olena Mykolaivna |
description | Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до джерела живлення; стартостопний пристрій, який містить синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І; перший, другий і третій елементи АБО, при цьому перший вхід першого елемента АБО з'єднано з виходом D-тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом D-тригера, з одним входом першого та другим входом другого елементів І; вихід першого елемента І сполучений зі входом асинхронної установки D-тригера в нульовий стан; вихід другого елемента І з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи лічильників утворюють вхід формувача; входи паралельного завантаження першого лічильника утворюють входи налагодження формувача на задані часові параметри вихідних імпульсів, крім того введено одноадресний мультиплексор, а другий лічильник виконаний однорозрядним; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами третього елемента АБО, вихід якого з'єднано з другим входом другого елемента АБО і входом дозволу синхронного завантаження першого лічильника, прямий вихід другого D - тригера, який утворює вихід формувача, з'єднано з другим входом першого елемента АБО. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_UA123040UU</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>UA123040UU</sourcerecordid><originalsourceid>FETCH-epo_espacenet_UA123040UU3</originalsourceid><addsrcrecordid>eNqFj88OwUAQxjk4CJ7BHl0k_r2ACPEAehaRdRIkPENdm9K0KVpU0ovwKt8j-WZLIi6yyezsb779ZqaYr-GGCGcckcCFg1QhhkdgE-8RIMWJ2VZwhAsOLOyZuQZfcIWt4H8-eaSOoWdWH8ZRdA9lUGCAWIiE0GbfmJ0PuBPZcJXYxRQl8BG8X-K1Y3Sojr49faaZ7xFhhmTK1OAQifpZ7sTzVExlh2x-RmWmcai7GntpFv3OlpRzhdlkvtaV913KVQf9UW9Y16vlWK9Xk6le6M3Y6jZb7UanYVnt_4oXchrhLQ</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>ФОРМУВАЧ ПЕРІОДИЧНОЇ ПОСЛІДОВНОСТІ З ПЕРЕНАСТРОЮВАНОЮ ТРИВАЛІСТЮ ІМПУЛЬСІВ І ПАУЗИ І ПРОГРАМОВАНОЮ ЗАТРИМКОЮ ПОЧАТКУ ФОРМУВАННЯ ВІДНОСНО СТАРТОВОГО ІМПУЛЬСУ</title><source>esp@cenet</source><creator>Korobkov Mykola Hryhorovych ; Korobkova Olena Mykolaivna</creator><creatorcontrib>Korobkov Mykola Hryhorovych ; Korobkova Olena Mykolaivna</creatorcontrib><description>Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до джерела живлення; стартостопний пристрій, який містить синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І; перший, другий і третій елементи АБО, при цьому перший вхід першого елемента АБО з'єднано з виходом D-тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом D-тригера, з одним входом першого та другим входом другого елементів І; вихід першого елемента І сполучений зі входом асинхронної установки D-тригера в нульовий стан; вихід другого елемента І з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи лічильників утворюють вхід формувача; входи паралельного завантаження першого лічильника утворюють входи налагодження формувача на задані часові параметри вихідних імпульсів, крім того введено одноадресний мультиплексор, а другий лічильник виконаний однорозрядним; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами третього елемента АБО, вихід якого з'єднано з другим входом другого елемента АБО і входом дозволу синхронного завантаження першого лічильника, прямий вихід другого D - тригера, який утворює вихід формувача, з'єднано з другим входом першого елемента АБО.</description><language>ukr</language><subject>BASIC ELECTRONIC CIRCUITRY ; ELECTRICITY ; PULSE TECHNIQUE</subject><creationdate>2018</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180212&DB=EPODOC&CC=UA&NR=123040U$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180212&DB=EPODOC&CC=UA&NR=123040U$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Korobkov Mykola Hryhorovych</creatorcontrib><creatorcontrib>Korobkova Olena Mykolaivna</creatorcontrib><title>ФОРМУВАЧ ПЕРІОДИЧНОЇ ПОСЛІДОВНОСТІ З ПЕРЕНАСТРОЮВАНОЮ ТРИВАЛІСТЮ ІМПУЛЬСІВ І ПАУЗИ І ПРОГРАМОВАНОЮ ЗАТРИМКОЮ ПОЧАТКУ ФОРМУВАННЯ ВІДНОСНО СТАРТОВОГО ІМПУЛЬСУ</title><description>Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до джерела живлення; стартостопний пристрій, який містить синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І; перший, другий і третій елементи АБО, при цьому перший вхід першого елемента АБО з'єднано з виходом D-тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом D-тригера, з одним входом першого та другим входом другого елементів І; вихід першого елемента І сполучений зі входом асинхронної установки D-тригера в нульовий стан; вихід другого елемента І з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи лічильників утворюють вхід формувача; входи паралельного завантаження першого лічильника утворюють входи налагодження формувача на задані часові параметри вихідних імпульсів, крім того введено одноадресний мультиплексор, а другий лічильник виконаний однорозрядним; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами третього елемента АБО, вихід якого з'єднано з другим входом другого елемента АБО і входом дозволу синхронного завантаження першого лічильника, прямий вихід другого D - тригера, який утворює вихід формувача, з'єднано з другим входом першого елемента АБО.</description><subject>BASIC ELECTRONIC CIRCUITRY</subject><subject>ELECTRICITY</subject><subject>PULSE TECHNIQUE</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2018</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqFj88OwUAQxjk4CJ7BHl0k_r2ACPEAehaRdRIkPENdm9K0KVpU0ovwKt8j-WZLIi6yyezsb779ZqaYr-GGCGcckcCFg1QhhkdgE-8RIMWJ2VZwhAsOLOyZuQZfcIWt4H8-eaSOoWdWH8ZRdA9lUGCAWIiE0GbfmJ0PuBPZcJXYxRQl8BG8X-K1Y3Sojr49faaZ7xFhhmTK1OAQifpZ7sTzVExlh2x-RmWmcai7GntpFv3OlpRzhdlkvtaV913KVQf9UW9Y16vlWK9Xk6le6M3Y6jZb7UanYVnt_4oXchrhLQ</recordid><startdate>20180212</startdate><enddate>20180212</enddate><creator>Korobkov Mykola Hryhorovych</creator><creator>Korobkova Olena Mykolaivna</creator><scope>EVB</scope></search><sort><creationdate>20180212</creationdate><title>ФОРМУВАЧ ПЕРІОДИЧНОЇ ПОСЛІДОВНОСТІ З ПЕРЕНАСТРОЮВАНОЮ ТРИВАЛІСТЮ ІМПУЛЬСІВ І ПАУЗИ І ПРОГРАМОВАНОЮ ЗАТРИМКОЮ ПОЧАТКУ ФОРМУВАННЯ ВІДНОСНО СТАРТОВОГО ІМПУЛЬСУ</title><author>Korobkov Mykola Hryhorovych ; Korobkova Olena Mykolaivna</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_UA123040UU3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ukr</language><creationdate>2018</creationdate><topic>BASIC ELECTRONIC CIRCUITRY</topic><topic>ELECTRICITY</topic><topic>PULSE TECHNIQUE</topic><toplevel>online_resources</toplevel><creatorcontrib>Korobkov Mykola Hryhorovych</creatorcontrib><creatorcontrib>Korobkova Olena Mykolaivna</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Korobkov Mykola Hryhorovych</au><au>Korobkova Olena Mykolaivna</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>ФОРМУВАЧ ПЕРІОДИЧНОЇ ПОСЛІДОВНОСТІ З ПЕРЕНАСТРОЮВАНОЮ ТРИВАЛІСТЮ ІМПУЛЬСІВ І ПАУЗИ І ПРОГРАМОВАНОЮ ЗАТРИМКОЮ ПОЧАТКУ ФОРМУВАННЯ ВІДНОСНО СТАРТОВОГО ІМПУЛЬСУ</title><date>2018-02-12</date><risdate>2018</risdate><abstract>Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; інвертор; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до джерела живлення; стартостопний пристрій, який містить синхронний D-тригер зі входом асинхронної установки у нульовий стан, перший і другий двовходові елементи І; перший, другий і третій елементи АБО, при цьому перший вхід першого елемента АБО з'єднано з виходом D-тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; загальна точка послідовно сполучених резистора і конденсатора з'єднана з інформаційним входом D-тригера, з одним входом першого та другим входом другого елементів І; вихід першого елемента І сполучений зі входом асинхронної установки D-тригера в нульовий стан; вихід другого елемента І з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи лічильників утворюють вхід формувача; входи паралельного завантаження першого лічильника утворюють входи налагодження формувача на задані часові параметри вихідних імпульсів, крім того введено одноадресний мультиплексор, а другий лічильник виконаний однорозрядним; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами третього елемента АБО, вихід якого з'єднано з другим входом другого елемента АБО і входом дозволу синхронного завантаження першого лічильника, прямий вихід другого D - тригера, який утворює вихід формувача, з'єднано з другим входом першого елемента АБО.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | ukr |
recordid | cdi_epo_espacenet_UA123040UU |
source | esp@cenet |
subjects | BASIC ELECTRONIC CIRCUITRY ELECTRICITY PULSE TECHNIQUE |
title | ФОРМУВАЧ ПЕРІОДИЧНОЇ ПОСЛІДОВНОСТІ З ПЕРЕНАСТРОЮВАНОЮ ТРИВАЛІСТЮ ІМПУЛЬСІВ І ПАУЗИ І ПРОГРАМОВАНОЮ ЗАТРИМКОЮ ПОЧАТКУ ФОРМУВАННЯ ВІДНОСНО СТАРТОВОГО ІМПУЛЬСУ |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-19T17%3A02%3A53IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Korobkov%20Mykola%20Hryhorovych&rft.date=2018-02-12&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EUA123040UU%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |