GENERATOR OF A PERIODIC SEQUENCE OF THREE-PULSE CODE GROUPS WITH PROGRAMMABLE PAUSE DURATION BETWEEN PULSES IN A GROUP
A generator of a periodic sequence of three-pulse code groups with programmable pause duration between pulses in a group contains: two reversible binary counters, each of which has an input feed clock pulses, the input to the debug mode of addition/subtraction, the enable input synchronous parallel...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; rus ; ukr |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | A generator of a periodic sequence of three-pulse code groups with programmable pause duration between pulses in a group contains: two reversible binary counters, each of which has an input feed clock pulses, the input to the debug mode of addition/subtraction, the enable input synchronous parallel load and inlet flow data, the enable input of the counting mode, the input of asynchronous setting to zero state, the output of the overflow; the first and second OR elements; inverter; chain, consisting of series-connected resistor and capacitor; synchronous D-trigger with asynchronous input setup to ball state, the first and second two-input AND element. introduced: two-digit subtraction counter which has an input feed clock pulses, the enable input of the counting mode, the input of asynchronous setting to zero state; third OR element; a second inverter; AND-NOT element.
Формирователь периодической последовательности трех импульсных кодовых серий с программируемой длительностью паузы между импульсами в серии содержит: два реверсивные двоичные счетчики, каждый из которых имеет вход подачи импульсов синхронизации, вход отладки на режим суммирования/вычитания, вход разрешения синхронного параллельного загрузки и входа подачи данных, вход разрешения режима счета, вход асинхронной установки в нулевое состояние, выход переполнения; первый и второй элементы ИЛИ; инвертор; цепочка, состоящая из последовательно соединенных резистора и конденсатора; синхронный D-триггер со входом асинхронной установки в шаровой состояние, первый и второй двухвходовый элемент И. Введено: двухразрядный вычитательный счетчик, который имеет вход подачи импульсов синхронизации, вход разрешения режима счета, вход асинхронной установки в нулевое состояние; третий элемент ИЛИ; второй инвертор; элемент И-НЕТ.
Формувач періодичної послідовності триімпульсних кодових серій з програмованою тривалістю паузи між імпульсами у серії містить: два реверсивні двійкові лічильники, кожен з яких має вхід подачі імпульсів синхронізації, вхід налагодження на режим підсумовування/віднімання, вхід дозволу синхронного паралельного завантаження і входи подачі даних, вхід дозволу режиму рахування, вхід асинхронної установки у нульовий стан, вихід переповнювання; перший і другий елементи АБО; інвертор; ланцюжок, що складається з послідовно поєднаних резистора і конденсатора; синхронний D-тригер зі входом асинхронної установки у кульовий стан, перший і другий двовходові елементи І. Введено: дворозрядний віднімальний |
---|