TRANSFORMATION GENERATOR

A transformation generator comprises data inputs, variable selection line, two groups of multiplexers, memory units, device inputs, control unit. Moreover j-th data input is connected to j-th data input of first group multiplexers. I-th variable selection line is connected to address inputs of i-th...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Anikin Andrii Mykolaiovych, Saveliev Anatolii Semenovych, Derhachov Volodymyr Andriiovych, Tsekhovskyi Maksym Volodymyrovych
Format: Patent
Sprache:eng ; rus ; ukr
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:A transformation generator comprises data inputs, variable selection line, two groups of multiplexers, memory units, device inputs, control unit. Moreover j-th data input is connected to j-th data input of first group multiplexers. I-th variable selection line is connected to address inputs of i-th multiplexer of first group. True output of i-th multiplexer of first group is connected to first data input of i-th multiplexer of second group. Complementary output of i-th multiplexer of first group is connected to second data input of i-th multiplexer of second group. Third data input of i-th multiplexer of second group is connected to unit bus. Fourth data input of i-th multiplexer of second group is connected to neutral bus. Output of i-th multiplexer of second group is connected to i-th output of device. Outputs of control unit are connected to address inputs of memory unit (i=1, ..., k), (j=1...2k). The device has group of control inputs connected to control input of control unit. Address inputs of multiplexers are connected to corresponding outputs of memory unit. Формирователь преобразований содержит информационные входы, шины выборки переменных, две группы мультиплексоров, блоки памяти, выходы устройства, блок управления. Причем j-тый информационный вход соединен с j-тым входом данных мультиплексоров первой группы. I-ая шина выборки переменных соединена с адресными входами i-го мультиплексора первой группы. Прямой выход i-го мультиплексора первой группы соединен с первым информационным входом i-го мультиплексора второй группы. Инверсный выход i-го мультиплексора первой группы соединен со вторым информационным входом i-го мультиплексора второй группы. Третий информационный вход i-го мультиплексора второй группы соединен с единичной шиной. Четвертый информационный вход i-го мультиплексора второй группы соединен с нулевой шиной. Выход i-го мультиплексора второй группы соединен с i-ым выходом устройства. Выходы блока управления соединены с адресными входами блока памяти (i=1,..., k), (j=1...2k). Имеет группу управляющих входов, которые соединены с управляющими входами блока управления. Адресные входы мультиплексоров второй группы соединены с соответствующими выходами блока памяти. Формувач перетворень містить інформаційні входи, шини вибору змінних, дві групи мультиплексорів, блоки пам'яті, виходи пристрою, блок керування. Причому j-тий інформаційний вхід з'єднаний з j-тим входом даних мультиплексорів першої групи. І-та шина вибору змінних з'єднана з адрес