PROCESS OF MANUFACTURE OF P-CHANNEL MIS LSICS

FIELD: semiconductor technology. SUBSTANCE: process refers to manufacture of silicon integrated circuits. Layer of silicon nitride is deposited on silicon substrate. Windows for field regions are open in it. Counterinversion doping of them is performed. Then field oxide of increased thickness is gro...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MESHCHERJAKOV N.JA, BARABANOV M.F, MATVEEV I.V
Format: Patent
Sprache:eng ; rus
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator MESHCHERJAKOV N.JA
BARABANOV M.F
MATVEEV I.V
description FIELD: semiconductor technology. SUBSTANCE: process refers to manufacture of silicon integrated circuits. Layer of silicon nitride is deposited on silicon substrate. Windows for field regions are open in it. Counterinversion doping of them is performed. Then field oxide of increased thickness is grown, silicon nitride is removed and active regions are formed with use of photoresistive mask. Salient feature of this operation is overlapping of sections of substrate adjacent to counterinversion layers by photoresistive mask which excludes contact between active and counterinversion regions. Further on undergate silicon oxide, polysilicon elements, insulating layer, contact metallization and interconnections are formed. Finally surface of structure is passivated. Given process makes it possible to manufacture integrated circuits with enhanced level of supply voltage thanks to increase in break-through voltages of active regions and threshold voltages of parasitic regions and of threshold voltages of parasitic transistors. EFFECT: improved operational characteristics. 3 dwg Использование: полупроводниковая технология, изготовление кремниевых интегральных схем. Сущность изобретения: на кремниевую подложку наносят слой нитрида кремния, вскрывают в нем окна под полевые области и проводят их противоинверсионное легирование. Затем проводят выращивание полевого оксида повышенной толщины, удаляют нитрид кремния и формируют активные области с использованием фоторезистивной маски. Особенностью этой операции является перекрытие фоторезистивной маской участков подложки, примыкающих к противоинверсионным слоям, что исключает контактирование активных и противоинверсионных областей. Далее формируют подзатворный оксид кремния, поликремниевые элементы, изолирующий слой, контактную металлизацию и межсоединения. В заключение поверхность структуры пассивируют. Данный способ позволяет изготовить интегральные схемы с повышенным уровнем напряжения питания за счет повышения пробивных напряжений активных областей и пороговых напряжений паразитных областей и пороговых напряжений паразитных транзисторов. 3 ил.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_SU1752142A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>SU1752142A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_SU1752142A13</originalsourceid><addsrcrecordid>eNrjZNANCPJ3dg0OVvB3U_B19At1c3QOCQ1yBXEDdJ09HP38XH0UfD2DFXyCPZ2DeRhY0xJzilN5oTQ3g4Kba4izh25qQX58anFBYnJqXmpJfHCoobmpkaGJkaOhMRFKAGHxJO8</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>PROCESS OF MANUFACTURE OF P-CHANNEL MIS LSICS</title><source>esp@cenet</source><creator>MESHCHERJAKOV N.JA ; BARABANOV M.F ; MATVEEV I.V</creator><creatorcontrib>MESHCHERJAKOV N.JA ; BARABANOV M.F ; MATVEEV I.V</creatorcontrib><description>FIELD: semiconductor technology. SUBSTANCE: process refers to manufacture of silicon integrated circuits. Layer of silicon nitride is deposited on silicon substrate. Windows for field regions are open in it. Counterinversion doping of them is performed. Then field oxide of increased thickness is grown, silicon nitride is removed and active regions are formed with use of photoresistive mask. Salient feature of this operation is overlapping of sections of substrate adjacent to counterinversion layers by photoresistive mask which excludes contact between active and counterinversion regions. Further on undergate silicon oxide, polysilicon elements, insulating layer, contact metallization and interconnections are formed. Finally surface of structure is passivated. Given process makes it possible to manufacture integrated circuits with enhanced level of supply voltage thanks to increase in break-through voltages of active regions and threshold voltages of parasitic regions and of threshold voltages of parasitic transistors. EFFECT: improved operational characteristics. 3 dwg Использование: полупроводниковая технология, изготовление кремниевых интегральных схем. Сущность изобретения: на кремниевую подложку наносят слой нитрида кремния, вскрывают в нем окна под полевые области и проводят их противоинверсионное легирование. Затем проводят выращивание полевого оксида повышенной толщины, удаляют нитрид кремния и формируют активные области с использованием фоторезистивной маски. Особенностью этой операции является перекрытие фоторезистивной маской участков подложки, примыкающих к противоинверсионным слоям, что исключает контактирование активных и противоинверсионных областей. Далее формируют подзатворный оксид кремния, поликремниевые элементы, изолирующий слой, контактную металлизацию и межсоединения. В заключение поверхность структуры пассивируют. Данный способ позволяет изготовить интегральные схемы с повышенным уровнем напряжения питания за счет повышения пробивных напряжений активных областей и пороговых напряжений паразитных областей и пороговых напряжений паразитных транзисторов. 3 ил.</description><language>eng ; rus</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>1994</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=19940715&amp;DB=EPODOC&amp;CC=SU&amp;NR=1752142A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=19940715&amp;DB=EPODOC&amp;CC=SU&amp;NR=1752142A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>MESHCHERJAKOV N.JA</creatorcontrib><creatorcontrib>BARABANOV M.F</creatorcontrib><creatorcontrib>MATVEEV I.V</creatorcontrib><title>PROCESS OF MANUFACTURE OF P-CHANNEL MIS LSICS</title><description>FIELD: semiconductor technology. SUBSTANCE: process refers to manufacture of silicon integrated circuits. Layer of silicon nitride is deposited on silicon substrate. Windows for field regions are open in it. Counterinversion doping of them is performed. Then field oxide of increased thickness is grown, silicon nitride is removed and active regions are formed with use of photoresistive mask. Salient feature of this operation is overlapping of sections of substrate adjacent to counterinversion layers by photoresistive mask which excludes contact between active and counterinversion regions. Further on undergate silicon oxide, polysilicon elements, insulating layer, contact metallization and interconnections are formed. Finally surface of structure is passivated. Given process makes it possible to manufacture integrated circuits with enhanced level of supply voltage thanks to increase in break-through voltages of active regions and threshold voltages of parasitic regions and of threshold voltages of parasitic transistors. EFFECT: improved operational characteristics. 3 dwg Использование: полупроводниковая технология, изготовление кремниевых интегральных схем. Сущность изобретения: на кремниевую подложку наносят слой нитрида кремния, вскрывают в нем окна под полевые области и проводят их противоинверсионное легирование. Затем проводят выращивание полевого оксида повышенной толщины, удаляют нитрид кремния и формируют активные области с использованием фоторезистивной маски. Особенностью этой операции является перекрытие фоторезистивной маской участков подложки, примыкающих к противоинверсионным слоям, что исключает контактирование активных и противоинверсионных областей. Далее формируют подзатворный оксид кремния, поликремниевые элементы, изолирующий слой, контактную металлизацию и межсоединения. В заключение поверхность структуры пассивируют. Данный способ позволяет изготовить интегральные схемы с повышенным уровнем напряжения питания за счет повышения пробивных напряжений активных областей и пороговых напряжений паразитных областей и пороговых напряжений паразитных транзисторов. 3 ил.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>1994</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZNANCPJ3dg0OVvB3U_B19At1c3QOCQ1yBXEDdJ09HP38XH0UfD2DFXyCPZ2DeRhY0xJzilN5oTQ3g4Kba4izh25qQX58anFBYnJqXmpJfHCoobmpkaGJkaOhMRFKAGHxJO8</recordid><startdate>19940715</startdate><enddate>19940715</enddate><creator>MESHCHERJAKOV N.JA</creator><creator>BARABANOV M.F</creator><creator>MATVEEV I.V</creator><scope>EVB</scope></search><sort><creationdate>19940715</creationdate><title>PROCESS OF MANUFACTURE OF P-CHANNEL MIS LSICS</title><author>MESHCHERJAKOV N.JA ; BARABANOV M.F ; MATVEEV I.V</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_SU1752142A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; rus</language><creationdate>1994</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>MESHCHERJAKOV N.JA</creatorcontrib><creatorcontrib>BARABANOV M.F</creatorcontrib><creatorcontrib>MATVEEV I.V</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>MESHCHERJAKOV N.JA</au><au>BARABANOV M.F</au><au>MATVEEV I.V</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>PROCESS OF MANUFACTURE OF P-CHANNEL MIS LSICS</title><date>1994-07-15</date><risdate>1994</risdate><abstract>FIELD: semiconductor technology. SUBSTANCE: process refers to manufacture of silicon integrated circuits. Layer of silicon nitride is deposited on silicon substrate. Windows for field regions are open in it. Counterinversion doping of them is performed. Then field oxide of increased thickness is grown, silicon nitride is removed and active regions are formed with use of photoresistive mask. Salient feature of this operation is overlapping of sections of substrate adjacent to counterinversion layers by photoresistive mask which excludes contact between active and counterinversion regions. Further on undergate silicon oxide, polysilicon elements, insulating layer, contact metallization and interconnections are formed. Finally surface of structure is passivated. Given process makes it possible to manufacture integrated circuits with enhanced level of supply voltage thanks to increase in break-through voltages of active regions and threshold voltages of parasitic regions and of threshold voltages of parasitic transistors. EFFECT: improved operational characteristics. 3 dwg Использование: полупроводниковая технология, изготовление кремниевых интегральных схем. Сущность изобретения: на кремниевую подложку наносят слой нитрида кремния, вскрывают в нем окна под полевые области и проводят их противоинверсионное легирование. Затем проводят выращивание полевого оксида повышенной толщины, удаляют нитрид кремния и формируют активные области с использованием фоторезистивной маски. Особенностью этой операции является перекрытие фоторезистивной маской участков подложки, примыкающих к противоинверсионным слоям, что исключает контактирование активных и противоинверсионных областей. Далее формируют подзатворный оксид кремния, поликремниевые элементы, изолирующий слой, контактную металлизацию и межсоединения. В заключение поверхность структуры пассивируют. Данный способ позволяет изготовить интегральные схемы с повышенным уровнем напряжения питания за счет повышения пробивных напряжений активных областей и пороговых напряжений паразитных областей и пороговых напряжений паразитных транзисторов. 3 ил.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; rus
recordid cdi_epo_espacenet_SU1752142A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title PROCESS OF MANUFACTURE OF P-CHANNEL MIS LSICS
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-20T21%3A47%3A41IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=MESHCHERJAKOV%20N.JA&rft.date=1994-07-15&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3ESU1752142A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true