INVERTER
FIELD: communication devices, memory units. SUBSTANCE: device has conducting-insulating gallium arsenide substrate 1, first non-doped gallium arsenide layer 2, which thickness isand background concentration of donor doping agent is 10cm, first n-conductance heavily doped layer 3, which thickness isa...
Gespeichert in:
Hauptverfasser: | , , , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; rus |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | Shmelev S.S Kravchenko L.N Zybin S.N Sveshnikov Ju.N Inkin V.N Rodionov A.V Poltoratskij Eh.A Il'ichev Eh.A Emel'janov A.V |
description | FIELD: communication devices, memory units. SUBSTANCE: device has conducting-insulating gallium arsenide substrate 1, first non-doped gallium arsenide layer 2, which thickness isand background concentration of donor doping agent is 10cm, first n-conductance heavily doped layer 3, which thickness isand background concentration of doping agent is 10cm, third non-doped gallium arsenide layer 4, which thickness isand background concentration of doping agent is 10cm, second p-conductance heavily doped layer 5, which thickness isand background concentration of acceptor doping agent is 10cm, second non-doped gallium arsenide layer 6, which thickness isand background concentration of doping agent is 10cm. In addition device has source areas 7 and drain areas 8, which go down to first non-doped are 2. Galvanic coupling 9 and 10 is provided between gates 11 of adjacent transistors having different conductance in areas of sources and drains as well as between drain 8 of one transistor and source 7 of another one. EFFECT: decreased scattered power, decreased variation in characteristics of inverters over surface of crystal. 1 dwg
Изобретение может быть использовано в системах связи, в запоминающих системах в качестве ключевого или усилительного элемента. Цель изобретения - уменьшение рассеиваемой мощности и уменьшение разброса параметров инверторов по площади кристалла. Инвертор состоит из полуизолирующей подложки 1 арсенида галлия, первого нелегированного слоя 2 арсенида галлия, толщиной 2000, с фоновой концентрацией примеси донорного типа 10см, первого сильнолегированного слоя 3 n-типа проводимости, толщиной 30, с концентрацией примеси 10смтретьего нелегированного слоя 4 арсенида галлия толщиной 1000с фоновой концентрацией примеси 10см, второго сильнолегированного слоя 5 арсенида галлия р-типа проводимости, толщиной 30, с концентрацией акцепторной примеси 10см, второго нелегированного слоя 6 арсенида галлия, толщиной 600с фоновой концентрацией примеси 10см, из областей истоков 7, стоков 8, простирающихся в глубину вплоть до первого нелегированного слоя 2; между соседними транзисторами с разного типа проводимостью областями истоков и стоков выполнена гальваническая связь 9 и 10, между их затворами 11, а также между стоком одного 8 и истоком другого 7. 1 ил. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_SU1649973A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>SU1649973A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_SU1649973A13</originalsourceid><addsrcrecordid>eNrjZODw9AtzDQpxDeJhYE1LzClO5YXS3AwKbq4hzh66qQX58anFBYnJqXmpJfHBoYZmJpaW5saOhsZEKAEA_vUbOg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>INVERTER</title><source>esp@cenet</source><creator>Shmelev S.S ; Kravchenko L.N ; Zybin S.N ; Sveshnikov Ju.N ; Inkin V.N ; Rodionov A.V ; Poltoratskij Eh.A ; Il'ichev Eh.A ; Emel'janov A.V</creator><creatorcontrib>Shmelev S.S ; Kravchenko L.N ; Zybin S.N ; Sveshnikov Ju.N ; Inkin V.N ; Rodionov A.V ; Poltoratskij Eh.A ; Il'ichev Eh.A ; Emel'janov A.V</creatorcontrib><description>FIELD: communication devices, memory units. SUBSTANCE: device has conducting-insulating gallium arsenide substrate 1, first non-doped gallium arsenide layer 2, which thickness isand background concentration of donor doping agent is 10cm, first n-conductance heavily doped layer 3, which thickness isand background concentration of doping agent is 10cm, third non-doped gallium arsenide layer 4, which thickness isand background concentration of doping agent is 10cm, second p-conductance heavily doped layer 5, which thickness isand background concentration of acceptor doping agent is 10cm, second non-doped gallium arsenide layer 6, which thickness isand background concentration of doping agent is 10cm. In addition device has source areas 7 and drain areas 8, which go down to first non-doped are 2. Galvanic coupling 9 and 10 is provided between gates 11 of adjacent transistors having different conductance in areas of sources and drains as well as between drain 8 of one transistor and source 7 of another one. EFFECT: decreased scattered power, decreased variation in characteristics of inverters over surface of crystal. 1 dwg
Изобретение может быть использовано в системах связи, в запоминающих системах в качестве ключевого или усилительного элемента. Цель изобретения - уменьшение рассеиваемой мощности и уменьшение разброса параметров инверторов по площади кристалла. Инвертор состоит из полуизолирующей подложки 1 арсенида галлия, первого нелегированного слоя 2 арсенида галлия, толщиной 2000, с фоновой концентрацией примеси донорного типа 10см, первого сильнолегированного слоя 3 n-типа проводимости, толщиной 30, с концентрацией примеси 10смтретьего нелегированного слоя 4 арсенида галлия толщиной 1000с фоновой концентрацией примеси 10см, второго сильнолегированного слоя 5 арсенида галлия р-типа проводимости, толщиной 30, с концентрацией акцепторной примеси 10см, второго нелегированного слоя 6 арсенида галлия, толщиной 600с фоновой концентрацией примеси 10см, из областей истоков 7, стоков 8, простирающихся в глубину вплоть до первого нелегированного слоя 2; между соседними транзисторами с разного типа проводимостью областями истоков и стоков выполнена гальваническая связь 9 и 10, между их затворами 11, а также между стоком одного 8 и истоком другого 7. 1 ил.</description><language>eng ; rus</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>1996</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19960610&DB=EPODOC&CC=SU&NR=1649973A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=19960610&DB=EPODOC&CC=SU&NR=1649973A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Shmelev S.S</creatorcontrib><creatorcontrib>Kravchenko L.N</creatorcontrib><creatorcontrib>Zybin S.N</creatorcontrib><creatorcontrib>Sveshnikov Ju.N</creatorcontrib><creatorcontrib>Inkin V.N</creatorcontrib><creatorcontrib>Rodionov A.V</creatorcontrib><creatorcontrib>Poltoratskij Eh.A</creatorcontrib><creatorcontrib>Il'ichev Eh.A</creatorcontrib><creatorcontrib>Emel'janov A.V</creatorcontrib><title>INVERTER</title><description>FIELD: communication devices, memory units. SUBSTANCE: device has conducting-insulating gallium arsenide substrate 1, first non-doped gallium arsenide layer 2, which thickness isand background concentration of donor doping agent is 10cm, first n-conductance heavily doped layer 3, which thickness isand background concentration of doping agent is 10cm, third non-doped gallium arsenide layer 4, which thickness isand background concentration of doping agent is 10cm, second p-conductance heavily doped layer 5, which thickness isand background concentration of acceptor doping agent is 10cm, second non-doped gallium arsenide layer 6, which thickness isand background concentration of doping agent is 10cm. In addition device has source areas 7 and drain areas 8, which go down to first non-doped are 2. Galvanic coupling 9 and 10 is provided between gates 11 of adjacent transistors having different conductance in areas of sources and drains as well as between drain 8 of one transistor and source 7 of another one. EFFECT: decreased scattered power, decreased variation in characteristics of inverters over surface of crystal. 1 dwg
Изобретение может быть использовано в системах связи, в запоминающих системах в качестве ключевого или усилительного элемента. Цель изобретения - уменьшение рассеиваемой мощности и уменьшение разброса параметров инверторов по площади кристалла. Инвертор состоит из полуизолирующей подложки 1 арсенида галлия, первого нелегированного слоя 2 арсенида галлия, толщиной 2000, с фоновой концентрацией примеси донорного типа 10см, первого сильнолегированного слоя 3 n-типа проводимости, толщиной 30, с концентрацией примеси 10смтретьего нелегированного слоя 4 арсенида галлия толщиной 1000с фоновой концентрацией примеси 10см, второго сильнолегированного слоя 5 арсенида галлия р-типа проводимости, толщиной 30, с концентрацией акцепторной примеси 10см, второго нелегированного слоя 6 арсенида галлия, толщиной 600с фоновой концентрацией примеси 10см, из областей истоков 7, стоков 8, простирающихся в глубину вплоть до первого нелегированного слоя 2; между соседними транзисторами с разного типа проводимостью областями истоков и стоков выполнена гальваническая связь 9 и 10, между их затворами 11, а также между стоком одного 8 и истоком другого 7. 1 ил.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>1996</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZODw9AtzDQpxDeJhYE1LzClO5YXS3AwKbq4hzh66qQX58anFBYnJqXmpJfHBoYZmJpaW5saOhsZEKAEA_vUbOg</recordid><startdate>19960610</startdate><enddate>19960610</enddate><creator>Shmelev S.S</creator><creator>Kravchenko L.N</creator><creator>Zybin S.N</creator><creator>Sveshnikov Ju.N</creator><creator>Inkin V.N</creator><creator>Rodionov A.V</creator><creator>Poltoratskij Eh.A</creator><creator>Il'ichev Eh.A</creator><creator>Emel'janov A.V</creator><scope>EVB</scope></search><sort><creationdate>19960610</creationdate><title>INVERTER</title><author>Shmelev S.S ; Kravchenko L.N ; Zybin S.N ; Sveshnikov Ju.N ; Inkin V.N ; Rodionov A.V ; Poltoratskij Eh.A ; Il'ichev Eh.A ; Emel'janov A.V</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_SU1649973A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; rus</language><creationdate>1996</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>Shmelev S.S</creatorcontrib><creatorcontrib>Kravchenko L.N</creatorcontrib><creatorcontrib>Zybin S.N</creatorcontrib><creatorcontrib>Sveshnikov Ju.N</creatorcontrib><creatorcontrib>Inkin V.N</creatorcontrib><creatorcontrib>Rodionov A.V</creatorcontrib><creatorcontrib>Poltoratskij Eh.A</creatorcontrib><creatorcontrib>Il'ichev Eh.A</creatorcontrib><creatorcontrib>Emel'janov A.V</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Shmelev S.S</au><au>Kravchenko L.N</au><au>Zybin S.N</au><au>Sveshnikov Ju.N</au><au>Inkin V.N</au><au>Rodionov A.V</au><au>Poltoratskij Eh.A</au><au>Il'ichev Eh.A</au><au>Emel'janov A.V</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>INVERTER</title><date>1996-06-10</date><risdate>1996</risdate><abstract>FIELD: communication devices, memory units. SUBSTANCE: device has conducting-insulating gallium arsenide substrate 1, first non-doped gallium arsenide layer 2, which thickness isand background concentration of donor doping agent is 10cm, first n-conductance heavily doped layer 3, which thickness isand background concentration of doping agent is 10cm, third non-doped gallium arsenide layer 4, which thickness isand background concentration of doping agent is 10cm, second p-conductance heavily doped layer 5, which thickness isand background concentration of acceptor doping agent is 10cm, second non-doped gallium arsenide layer 6, which thickness isand background concentration of doping agent is 10cm. In addition device has source areas 7 and drain areas 8, which go down to first non-doped are 2. Galvanic coupling 9 and 10 is provided between gates 11 of adjacent transistors having different conductance in areas of sources and drains as well as between drain 8 of one transistor and source 7 of another one. EFFECT: decreased scattered power, decreased variation in characteristics of inverters over surface of crystal. 1 dwg
Изобретение может быть использовано в системах связи, в запоминающих системах в качестве ключевого или усилительного элемента. Цель изобретения - уменьшение рассеиваемой мощности и уменьшение разброса параметров инверторов по площади кристалла. Инвертор состоит из полуизолирующей подложки 1 арсенида галлия, первого нелегированного слоя 2 арсенида галлия, толщиной 2000, с фоновой концентрацией примеси донорного типа 10см, первого сильнолегированного слоя 3 n-типа проводимости, толщиной 30, с концентрацией примеси 10смтретьего нелегированного слоя 4 арсенида галлия толщиной 1000с фоновой концентрацией примеси 10см, второго сильнолегированного слоя 5 арсенида галлия р-типа проводимости, толщиной 30, с концентрацией акцепторной примеси 10см, второго нелегированного слоя 6 арсенида галлия, толщиной 600с фоновой концентрацией примеси 10см, из областей истоков 7, стоков 8, простирающихся в глубину вплоть до первого нелегированного слоя 2; между соседними транзисторами с разного типа проводимостью областями истоков и стоков выполнена гальваническая связь 9 и 10, между их затворами 11, а также между стоком одного 8 и истоком другого 7. 1 ил.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; rus |
recordid | cdi_epo_espacenet_SU1649973A1 |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
title | INVERTER |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-27T17%3A01%3A30IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Shmelev%20S.S&rft.date=1996-06-10&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3ESU1649973A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |