APPARATUS COMPRISING CIRCULAR BUFFER AND METHOD FOR ASSIGNING REDUNDANCY VERSIONS TO CIRCULAR BUFFER
FIELD: information technology.SUBSTANCE: invention relates to a communication system and can be used assigning redundancy versions to a circular buffer within a communication system. Device comprises an encoder outputting systematic bits, a first block of parity bits, and a second block of parity bi...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; rus |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | FIELD: information technology.SUBSTANCE: invention relates to a communication system and can be used assigning redundancy versions to a circular buffer within a communication system. Device comprises an encoder outputting systematic bits, a first block of parity bits, and a second block of parity bits, each having length K; rate matching circuitry receiving systematic bits, first block of parity bits and second block of parity bits and separately interleaving systematic bits, first block of parity bits and second block of parity bits; logic circuitry to define redundancy versions (RVs), corresponding to a bit position within data stream to begin outputting data, wherein RVs start at positions [K/32] (C×i+σ), i = 0, 1, ..., Y-1, where C indicates number of columns between two adjacent RVs, Y is number of determined RVs, σ indicates index of column of initial position of first RV (RV), and wherein flow includes interleaved systematic bits, and interleaved and alternating first and second parity bits, and dummy bits; transmission circuitry which receives non-dummy bits, starting with a specific RV, and transmitting said non-dummy bits.EFFECT: improved efficiency of circular buffer.1 cl, 13 dwg
Изобретение относится к системе связи и может быть использовано для присвоения вариантов избыточности кольцевому буферу в пределах системы связи. Техническим результатом является улучшение эффективности кольцевого буфера. Устройство содержит кодер, выводящий систематические биты, первый блок битов четности и второй блок битов четности, каждый длиной K; схему согласования скорости, принимающую систематические биты, первый блок битов четности и второй блок битов четности и по отдельности перемежающую систематические биты, первый блок битов четности и второй блок битов четности; логическую схему, определяющую варианты избыточности (RVs), соответствующие битовому положению в пределах потока данных, для начала вывода данных, и при этом RVs начинаются в положениях [K/32] (C×i+σ), i=0, 1, ..., Y-1, где С указывает число столбцов между двумя соседними RVs, Y является числом определенных RVs, σ указывает индекс столбца начального положения первого RV (RV), и при этом поток содержит перемеженные систематические биты, и перемеженные и чересстрочно чередованные первый и второй блок битов четности, и фиктивные биты; и схему передачи, принимающую не фиктивные биты, начиная с конкретного RV, и передающую упомянутые не фиктивные биты. 13 ил. |
---|