HARDWARE AND SOFTWARE DEBUGGING SIMULATION SYSTEM

FIELD: information technology.SUBSTANCE: hardware and software debugging simulation system, having a simulation computer which is connected to input information simulators which are connected by outputs to the debugged on-board computer system, a control panel which is connected to a control compute...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SMEL'CHAKOVA GALINA ALEKSANDROVNA, ANTIMIROV VLADIMIR MIKHAJLOVICH, ZHURAVLEV ANDREJ VLADIMIROVICH, SHASHMURIN IVAN VLADIMIROVICH, LITVINENKO STANISLAV PETROVICH, PETUKHOV VASILIJ IVANOVICH
Format: Patent
Sprache:eng ; rus
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:FIELD: information technology.SUBSTANCE: hardware and software debugging simulation system, having a simulation computer which is connected to input information simulators which are connected by outputs to the debugged on-board computer system, a control panel which is connected to a control computer, a device for displaying information of the simulation computer, a controlled power supply, a satellite navigation subsystem simulator, an inertial navigation subsystem simulator, an image processing subsystem simulator, a timer simulator, a clock unit and a recorder, the clock input of which is connected to the output of the clock unit, and the inputs are connected to process buses of the debugged on-board computer system and output buses of the simulators, and the control input is connected to the stop output of the control panel, which is also connected to the stop input of the debugged on-board computer system, the interrupt input of the general-purpose simulation computer and the stop input of the timer simulator.EFFECT: high efficiency of debugging control computers.19 cl, 16 dwg Изобретение относится к вычислительной технике, а именно к комплексу отработки аппаратуры и программ управляющих вычислительных машин. Технический результат - повышение эффективности отладки управляющих вычислительных машин. Моделирующий комплекс отладки аппаратуры и программ, содержащий моделирующую ЭВМ, к которой подключены имитаторы входной информации, подключенные выходами к отрабатываемой бортовой вычислительной системе, пульт управления, подключенный к управляющей ЭВМ, устройство отображения информации моделирующей ЭВМ, управляемый источник питания, имитатор подсистемы спутниковой навигации, имитатор подсистемы инерциальной навигации, имитатор подсистемы обработки изображений, имитатор датчика времени, синхронизатор и регистратор, синхронизирующий вход которого подключен к выходу синхронизатора, а входы подключены к технологическим шинам отрабатываемой бортовой вычислительной системы и выходным шинам имитаторов, а управляющий вход - к выходу останова пульта управления, который также подключен к входу останова отрабатываемой бортовой вычислительной системы, входу прерывания моделирующей ЭВМ общего назначения и входу останова имитатора датчика времени. 18 з.п. ф-лы, 16 ил.