METHOD TO FORM FAULT-TOLERANT COMPUTING SYSTEM AND FAULT-TOLERANT COMPUTING SYSTEM
FIELD: information technologies. ^ SUBSTANCE: system comprises four faces. Each face comprises a parallel operating double-processor microprocessor system, where one central microprocessor (CP), performs the main computing load, and the second one - an input-output processor (IOP), performs data pre...
Gespeichert in:
Hauptverfasser: | , , , , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; rus |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | FIELD: information technologies. ^ SUBSTANCE: system comprises four faces. Each face comprises a parallel operating double-processor microprocessor system, where one central microprocessor (CP), performs the main computing load, and the second one - an input-output processor (IOP), performs data preparation for CP, reacts at external interrupts, interacts with periphery and implements functions of a monitoring and diagnostics system, a double-port random-access device, interfacial exchange equipment, a reconfigurator comprising configuration registers, registers of mode control operation and registers of test and functional face operability criteria, logical equipment of reliable disconnection of secondary power supply sources in case of face failure, with the help of distributed majorising of monitoring signals from all active faces, a circuit of initial start-up and a face adapter. The system comprises a cycle generation device for synchronisation in each cycle of a cyclogram for start of operation of all system faces that operate asynchronously during the cycle. ^ EFFECT: system reliability improvement. ^ 10 cl, 2 dwg
Изобретение относится к вычислительной технике, может быть использовано для построения высоконадежных отказоустойчивых бортовых управляющих комплексов. Техническим результатом является повышение надежности системы. Система содержит четыре грани. Каждая грань содержит параллельно работающую двухпроцессорную микропроцессорную систему, где один микропроцессор центральный (ЦП), выполняет основную вычислительную нагрузку, а второй - процессор ввода-вывода (ПВВ), осуществляет подготовку данных для ЦП, реагирует на внешние прерывания, взаимодействует с периферией и реализует функции системы контроля и диагностики, двухпортовое оперативное запоминающее устройство, аппаратуру межгранного обмена, реконфигуратор, содержащий регистры конфигурации, регистры управления режимом работы и регистры признаков тестовой и функциональной исправности граней, логическую аппаратуру достоверного отключения вторичных источников питания при выходе грани из строя, с помощью распределенного мажоритирования сигналов контроля от всех активных граней, схему начального пуска и адаптер грани. Система содержит устройство формирования цикла для синхронизации в каждом цикле циклограммы начала работы всех граней системы, работающих асинхронно в течение цикла. 2 н. и 8 з.п. ф-лы, 2 ил. |
---|