DYNAMIC SERIAL FUNCTIONAL DEVICE
FIELD: physics, computer engineering. ^ SUBSTANCE: invention relates to micro- and nanotechnology and can be used in designing dynamic memory, two-dimensional control matrices for liquid-crystal displays, high-speed and high-precision scanners, two-dimensional sensors, delay lines etc. The device us...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; rus |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | FIELD: physics, computer engineering. ^ SUBSTANCE: invention relates to micro- and nanotechnology and can be used in designing dynamic memory, two-dimensional control matrices for liquid-crystal displays, high-speed and high-precision scanners, two-dimensional sensors, delay lines etc. The device uses a chain series-connected active functionally integrated cells which can control technologically compatible electric devices. Each cell of the chain is a simple electric circuit consisting of a MOS transistor, resistors and a capacitor. The time used is the delay time for switching off the MOS transistor relative the end of the output signal. ^ EFFECT: invention speeds up operation of the functional device, simplifies its manufacturing technology, reduces its size and improves its integration. ^ 16 dwg
Изобретение относится к области микро-наноэлектроники и может быть использовано при создании динамических запоминающих устройств, двухмерных управляющих матриц для жидкокристаллических дисплеев, скоростных и высокоточных сканеров, двухмерных сенсоров, линий задержки и т.д. Изобретение позволяет повысить быстродействие функционального устройства, а также упростить технологию его изготовления, уменьшить его размеры и повысить интеграцию. В устройстве применяется цепочка последовательно соединенных активных функционально-интегрированных ячеек, которые способны управлять технологически совместимыми с ними электрическими приборами. Каждая ячейка цепочки представляет собой простейшую электрическую схему, состоящую из МОП-транзистора, резисторов и конденсатора. При этом используется задержка времени выключения МОП-транзистора по отношению ко времени окончания действия выходного сигнала. 16 ил. |
---|