SEMICONDUCTOR DEVICE

본 발명의 개념에 따른 반도체 메모리 소자는 셀 중심 영역 및 상기 셀 중심 영역을 둘러싸는 셀 가장자리 영역을 포함하는 메모리 셀 영역을 포함하는 기판, 상기 셀 중심 영역 상의 제1 비트라인, 상기 제1 비트라인 상의 제1 랜딩 패드, 상기 제1 비트라인과 상기 제1 랜딩 패드 사이의 제1 비트라인 캐핑 패턴, 상기 셀 가장자리 영역 상의 제2 비트라인, 상기 제2 비트라인 상의 제2 랜딩 패드, 및 상기 제2 비트라인과 상기 제2 랜딩 패드 사이의 제2 비트라인 캐핑 패턴을 포함한다. 상기 제1 비트라인 캐핑 패턴 및 상기 제...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: BAE BORYEON, EOM TAEYOUNG, KO HYUNGMIN
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator BAE BORYEON
EOM TAEYOUNG
KO HYUNGMIN
description 본 발명의 개념에 따른 반도체 메모리 소자는 셀 중심 영역 및 상기 셀 중심 영역을 둘러싸는 셀 가장자리 영역을 포함하는 메모리 셀 영역을 포함하는 기판, 상기 셀 중심 영역 상의 제1 비트라인, 상기 제1 비트라인 상의 제1 랜딩 패드, 상기 제1 비트라인과 상기 제1 랜딩 패드 사이의 제1 비트라인 캐핑 패턴, 상기 셀 가장자리 영역 상의 제2 비트라인, 상기 제2 비트라인 상의 제2 랜딩 패드, 및 상기 제2 비트라인과 상기 제2 랜딩 패드 사이의 제2 비트라인 캐핑 패턴을 포함한다. 상기 제1 비트라인 캐핑 패턴 및 상기 제1 랜딩 패드는 수직으로 중첩한다. 상기 제2 비트라인 캐핑 패턴 및 상기 제2 랜딩 패드는 수직으로 중첩한다. 상기 제1 비트라인 캐핑 패턴의 상면으로부터 상기 제1 랜딩 패드의 상면까지의 제1 거리는 상기 제2 비트라인 캐핑 패턴의 상면으로부터 상기 제2 랜딩 패드의 상면까지의 제2 거리보다 크다. A semiconductor memory device includes a substrate including a memory cell region, a first bit line on a center region of the memory cell region, a first landing pad on the first bit line, a first bit line capping pattern between the first bit line and first landing pad, a second bit line on an edge region of the memory cell region, a second landing pad on the second bit line, and a second bit line capping pattern between the second bit line and the second landing pad. The first and second bit line capping patterns vertically overlap the first and second landing pads, respectively. A distance from the top of the first bit line capping pattern from the top of the first landing pad is greater than a distance from the top of the second bit line capping pattern to from the top of the second landing pad.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20240152501A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20240152501A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20240152501A3</originalsourceid><addsrcrecordid>eNrjZBAJdvX1dPb3cwl1DvEPUnBxDfN0duVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGRiYGhqZGpgaGjsbEqQIA97Yfcg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR DEVICE</title><source>esp@cenet</source><creator>BAE BORYEON ; EOM TAEYOUNG ; KO HYUNGMIN</creator><creatorcontrib>BAE BORYEON ; EOM TAEYOUNG ; KO HYUNGMIN</creatorcontrib><description>본 발명의 개념에 따른 반도체 메모리 소자는 셀 중심 영역 및 상기 셀 중심 영역을 둘러싸는 셀 가장자리 영역을 포함하는 메모리 셀 영역을 포함하는 기판, 상기 셀 중심 영역 상의 제1 비트라인, 상기 제1 비트라인 상의 제1 랜딩 패드, 상기 제1 비트라인과 상기 제1 랜딩 패드 사이의 제1 비트라인 캐핑 패턴, 상기 셀 가장자리 영역 상의 제2 비트라인, 상기 제2 비트라인 상의 제2 랜딩 패드, 및 상기 제2 비트라인과 상기 제2 랜딩 패드 사이의 제2 비트라인 캐핑 패턴을 포함한다. 상기 제1 비트라인 캐핑 패턴 및 상기 제1 랜딩 패드는 수직으로 중첩한다. 상기 제2 비트라인 캐핑 패턴 및 상기 제2 랜딩 패드는 수직으로 중첩한다. 상기 제1 비트라인 캐핑 패턴의 상면으로부터 상기 제1 랜딩 패드의 상면까지의 제1 거리는 상기 제2 비트라인 캐핑 패턴의 상면으로부터 상기 제2 랜딩 패드의 상면까지의 제2 거리보다 크다. A semiconductor memory device includes a substrate including a memory cell region, a first bit line on a center region of the memory cell region, a first landing pad on the first bit line, a first bit line capping pattern between the first bit line and first landing pad, a second bit line on an edge region of the memory cell region, a second landing pad on the second bit line, and a second bit line capping pattern between the second bit line and the second landing pad. The first and second bit line capping patterns vertically overlap the first and second landing pads, respectively. A distance from the top of the first bit line capping pattern from the top of the first landing pad is greater than a distance from the top of the second bit line capping pattern to from the top of the second landing pad.</description><language>eng ; kor</language><subject>ELECTRICITY</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20241022&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240152501A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20241022&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240152501A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>BAE BORYEON</creatorcontrib><creatorcontrib>EOM TAEYOUNG</creatorcontrib><creatorcontrib>KO HYUNGMIN</creatorcontrib><title>SEMICONDUCTOR DEVICE</title><description>본 발명의 개념에 따른 반도체 메모리 소자는 셀 중심 영역 및 상기 셀 중심 영역을 둘러싸는 셀 가장자리 영역을 포함하는 메모리 셀 영역을 포함하는 기판, 상기 셀 중심 영역 상의 제1 비트라인, 상기 제1 비트라인 상의 제1 랜딩 패드, 상기 제1 비트라인과 상기 제1 랜딩 패드 사이의 제1 비트라인 캐핑 패턴, 상기 셀 가장자리 영역 상의 제2 비트라인, 상기 제2 비트라인 상의 제2 랜딩 패드, 및 상기 제2 비트라인과 상기 제2 랜딩 패드 사이의 제2 비트라인 캐핑 패턴을 포함한다. 상기 제1 비트라인 캐핑 패턴 및 상기 제1 랜딩 패드는 수직으로 중첩한다. 상기 제2 비트라인 캐핑 패턴 및 상기 제2 랜딩 패드는 수직으로 중첩한다. 상기 제1 비트라인 캐핑 패턴의 상면으로부터 상기 제1 랜딩 패드의 상면까지의 제1 거리는 상기 제2 비트라인 캐핑 패턴의 상면으로부터 상기 제2 랜딩 패드의 상면까지의 제2 거리보다 크다. A semiconductor memory device includes a substrate including a memory cell region, a first bit line on a center region of the memory cell region, a first landing pad on the first bit line, a first bit line capping pattern between the first bit line and first landing pad, a second bit line on an edge region of the memory cell region, a second landing pad on the second bit line, and a second bit line capping pattern between the second bit line and the second landing pad. The first and second bit line capping patterns vertically overlap the first and second landing pads, respectively. A distance from the top of the first bit line capping pattern from the top of the first landing pad is greater than a distance from the top of the second bit line capping pattern to from the top of the second landing pad.</description><subject>ELECTRICITY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBAJdvX1dPb3cwl1DvEPUnBxDfN0duVhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGRiYGhqZGpgaGjsbEqQIA97Yfcg</recordid><startdate>20241022</startdate><enddate>20241022</enddate><creator>BAE BORYEON</creator><creator>EOM TAEYOUNG</creator><creator>KO HYUNGMIN</creator><scope>EVB</scope></search><sort><creationdate>20241022</creationdate><title>SEMICONDUCTOR DEVICE</title><author>BAE BORYEON ; EOM TAEYOUNG ; KO HYUNGMIN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20240152501A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2024</creationdate><topic>ELECTRICITY</topic><toplevel>online_resources</toplevel><creatorcontrib>BAE BORYEON</creatorcontrib><creatorcontrib>EOM TAEYOUNG</creatorcontrib><creatorcontrib>KO HYUNGMIN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>BAE BORYEON</au><au>EOM TAEYOUNG</au><au>KO HYUNGMIN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR DEVICE</title><date>2024-10-22</date><risdate>2024</risdate><abstract>본 발명의 개념에 따른 반도체 메모리 소자는 셀 중심 영역 및 상기 셀 중심 영역을 둘러싸는 셀 가장자리 영역을 포함하는 메모리 셀 영역을 포함하는 기판, 상기 셀 중심 영역 상의 제1 비트라인, 상기 제1 비트라인 상의 제1 랜딩 패드, 상기 제1 비트라인과 상기 제1 랜딩 패드 사이의 제1 비트라인 캐핑 패턴, 상기 셀 가장자리 영역 상의 제2 비트라인, 상기 제2 비트라인 상의 제2 랜딩 패드, 및 상기 제2 비트라인과 상기 제2 랜딩 패드 사이의 제2 비트라인 캐핑 패턴을 포함한다. 상기 제1 비트라인 캐핑 패턴 및 상기 제1 랜딩 패드는 수직으로 중첩한다. 상기 제2 비트라인 캐핑 패턴 및 상기 제2 랜딩 패드는 수직으로 중첩한다. 상기 제1 비트라인 캐핑 패턴의 상면으로부터 상기 제1 랜딩 패드의 상면까지의 제1 거리는 상기 제2 비트라인 캐핑 패턴의 상면으로부터 상기 제2 랜딩 패드의 상면까지의 제2 거리보다 크다. A semiconductor memory device includes a substrate including a memory cell region, a first bit line on a center region of the memory cell region, a first landing pad on the first bit line, a first bit line capping pattern between the first bit line and first landing pad, a second bit line on an edge region of the memory cell region, a second landing pad on the second bit line, and a second bit line capping pattern between the second bit line and the second landing pad. The first and second bit line capping patterns vertically overlap the first and second landing pads, respectively. A distance from the top of the first bit line capping pattern from the top of the first landing pad is greater than a distance from the top of the second bit line capping pattern to from the top of the second landing pad.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20240152501A
source esp@cenet
subjects ELECTRICITY
title SEMICONDUCTOR DEVICE
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-03T10%3A16%3A01IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=BAE%20BORYEON&rft.date=2024-10-22&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20240152501A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true