GATE DRIVING CIRCUIT AND DISPLAY DEVICE INCLUDING THE SAME
게이트 구동 회로는 제N 스캔 클럭 신호, QN 노드의 전압, 및 QBN 노드의 전압을 기초로 제N 스캔 게이트 신호를 출력하고, 제N 센싱 클럭 신호, 상기 QN 노드의 상기 전압, 및 상기 QBN 노드의 상기 전압을 기초로 제N 센싱 게이트 신호를 출력하는 제N 스테이지를 포함하고, 상기 제N 스테이지는 S1 신호를 기초로 센싱 대상이 되는 게이트 라인을 선택하거나 S7 신호를 기초로 프레임 리셋을 결정하는 제1 센싱부, 상기 S7 신호를 기초로 상기 제1 센싱부을 제어하는 제1 인버팅부, 및 S2 신호를 기초로 상기 제1 센싱...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | 게이트 구동 회로는 제N 스캔 클럭 신호, QN 노드의 전압, 및 QBN 노드의 전압을 기초로 제N 스캔 게이트 신호를 출력하고, 제N 센싱 클럭 신호, 상기 QN 노드의 상기 전압, 및 상기 QBN 노드의 상기 전압을 기초로 제N 센싱 게이트 신호를 출력하는 제N 스테이지를 포함하고, 상기 제N 스테이지는 S1 신호를 기초로 센싱 대상이 되는 게이트 라인을 선택하거나 S7 신호를 기초로 프레임 리셋을 결정하는 제1 센싱부, 상기 S7 신호를 기초로 상기 제1 센싱부을 제어하는 제1 인버팅부, 및 S2 신호를 기초로 상기 제1 센싱부를 이용하여 상기 QN 노드의 상기 전압을 제어하는 제2 센싱부를 포함하고, 상기 프레임 리셋은 가변 프레임 주파수의 최대 주파수를 기초로 결정된다(단, N은 자연수).
A gate driving circuit includes a stage configured to output a scan gate signal based on a scan clock signal, a voltage of a first node, and a voltage of a second node, and to output a sensing gate signal based on, a sensing clock signal, the voltage of the first node, and the voltage of the second node. The stage includes: a first sensing circuit configured to select a gate line to be sensed based on a S1 signal or to determine a frame reset based on a S7 signal; a first inverting circuit configured to control the first sensing circuit base on the S7 signal; and a second sensing circuit configured to control the voltage of the first node using the first sensing circuit based on a S2 signal. The frame reset is determined based on a maximum frequency of a variable frame frequency. |
---|