OFFSET REDUCTION FOR SILICON MICROPHONES

마이크로폰은 바이어스 전압을 수신하기 위한 제1 저항기 회로; 제1 저항기 회로에 커플링된 오프셋 감소 회로; 오프셋 감소 회로에 커플링된 제2 저항기 회로; 제2 저항기 회로에 커플링되고, 입력 신호를 수신하고 출력 신호를 생성하도록 구성된 증폭기; 및 증폭기, 오프셋 감소 회로 및 제2 저항기 회로에 커플링된 커패시터 회로를 포함한다. A microphone includes a first resistor circuit for receiving a bias voltage; an offset reduction circuit coup...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MUEHLBACHER BENNO, WIESBAUER ANDREAS, CHEN HONG, ROEBER JUERGEN, REINHOLD MICHAEL
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:마이크로폰은 바이어스 전압을 수신하기 위한 제1 저항기 회로; 제1 저항기 회로에 커플링된 오프셋 감소 회로; 오프셋 감소 회로에 커플링된 제2 저항기 회로; 제2 저항기 회로에 커플링되고, 입력 신호를 수신하고 출력 신호를 생성하도록 구성된 증폭기; 및 증폭기, 오프셋 감소 회로 및 제2 저항기 회로에 커플링된 커패시터 회로를 포함한다. A microphone includes a first resistor circuit for receiving a bias voltage; an offset reduction circuit coupled to the first resistor circuit; a second resistor circuit coupled to the offset reduction circuit; an amplifier coupled to the second resistor circuit configured for receiving an input signal and generating an output signal; and a capacitor circuit coupled to the amplifier, the offset reduction circuit, and the second resistor circuit.