JTAG 구성 모드, 확장된 균등화 범위 및 다수의 파워 공급 도메인들을 갖는 송신 드라이버 아키텍쳐

테스트 모드(예컨대, JTAG 구성 모드), 확장된 균등화 범위 및/또는 다수의 파워 공급 도메인들을 갖는 송신 드라이버 아키텍쳐. 하나의 예시적 송신 드라이버 회로는 일반적으로, 입력 데이터 신호를 수신하도록 구성된 차동 입력 노드 쌍을 갖는 그리고 출력 데이터 신호를 출력하도록 구성된 차동 출력 노드 쌍을 갖는 하나 이상의 드라이버 유닛 셀; 차동 출력 노드 쌍과 하나 이상의 파워 공급 레일 사이에 커플링된 복수의 파워 스위치들; 차동 테스트 데이터 경로의 제1 테스트 노드와 차동 출력 노드 쌍의 제1 출력 노드 사이에 커플링된...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LIM SIOK WEI, CHEN LUHUI, WANG YIPENG, NARANG NAKUL, TAN KEE HIAN
Format: Patent
Sprache:kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:테스트 모드(예컨대, JTAG 구성 모드), 확장된 균등화 범위 및/또는 다수의 파워 공급 도메인들을 갖는 송신 드라이버 아키텍쳐. 하나의 예시적 송신 드라이버 회로는 일반적으로, 입력 데이터 신호를 수신하도록 구성된 차동 입력 노드 쌍을 갖는 그리고 출력 데이터 신호를 출력하도록 구성된 차동 출력 노드 쌍을 갖는 하나 이상의 드라이버 유닛 셀; 차동 출력 노드 쌍과 하나 이상의 파워 공급 레일 사이에 커플링된 복수의 파워 스위치들; 차동 테스트 데이터 경로의 제1 테스트 노드와 차동 출력 노드 쌍의 제1 출력 노드 사이에 커플링된 제1 세트의 하나 이상의 드라이버; 및 차동 테스트 데이터 경로의 제2 테스트 노드와 차동 출력 노드 쌍의 제2 출력 노드 사이에 커플링된 제2 세트의 하나 이상의 드라이버를 포함한다. A transmit driver architecture with a test mode (e.g., a JTAG configuration mode), extended equalization range, and/or multiple power supply domains. One example transmit driver circuit generally includes one or more driver unit cells having a differential input node pair configured to receive an input data signal and having a differential output node pair configured to output an output data signal; a plurality of power switches coupled between the differential output node pair and one or more power supply rails; a first set of one or more drivers coupled between a first test node of a differential test data path and a first output node of the differential output node pair; and a second set of one or more drivers coupled between a second test node of the differential test data path and a second output node of the differential output node pair.