SEMICONDUCTOR PACKAGES HAVING SEMICONDUCTOR CHIPS HAVING THROUGH ELECTRODES

본 발명의 실시예에 따른 반도체 패키지는, 제1 본딩층을 포함하는 제1 반도체 칩, 상기 제1 본딩층은 제1 패드 및 상기 제1 패드의 측면을 덮는 제1 절연층을 포함하고, 상기 제1 반도체 칩 하부에 배치되며, 전면 및 후면을 갖는 기판, 상기 전면에 배치되는 제2 본딩층, 상기 기판을 관통하며 상기 후면으로부터 돌출하는 돌출 부분을 갖는 관통 전극들을 포함하는 제2 반도체 칩, 상기 제2 본딩층은 상기 제1 패드와 직접적으로 접촉하는 제2 패드 및 상기 제2 패드의 측면을 덮는 제2 절연층을 포함하며, 상기 제2 반도체 칩 하부...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: JO CHA JEA, OH SEUNG RYONG
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator JO CHA JEA
OH SEUNG RYONG
description 본 발명의 실시예에 따른 반도체 패키지는, 제1 본딩층을 포함하는 제1 반도체 칩, 상기 제1 본딩층은 제1 패드 및 상기 제1 패드의 측면을 덮는 제1 절연층을 포함하고, 상기 제1 반도체 칩 하부에 배치되며, 전면 및 후면을 갖는 기판, 상기 전면에 배치되는 제2 본딩층, 상기 기판을 관통하며 상기 후면으로부터 돌출하는 돌출 부분을 갖는 관통 전극들을 포함하는 제2 반도체 칩, 상기 제2 본딩층은 상기 제1 패드와 직접적으로 접촉하는 제2 패드 및 상기 제2 패드의 측면을 덮는 제2 절연층을 포함하며, 상기 제2 반도체 칩 하부에 배치되며 상기 제2 반도체 칩과 전기적으로 연결되는 재배선 구조물, 상기 재배선 구조물과 상기 제1 반도체 칩 사이에 배치되며, 상기 제2 반도체 칩 주변에 배치되는 비아 구조물들, 및 상기 제2 반도체 칩, 상기 재배선 구조물 및 상기 비아 구조물들을 덮는 봉합재를 포함한다. 상기 봉합재는 상기 관통 전극들의 상기 돌출 부분들과 직접적으로 접촉한다. A semiconductor package includes a first semiconductor chip including a first bonding layer, the first bonding layer including a first chip pad and a first insulating layer covering a side surface of the first chip pad, a second semiconductor chip disposed below the first semiconductor chip and including a substrate having front and rear surfaces, the front surface forming a second bonding layer, and through-electrodes passing through the substrate and having protrusions protruding from the rear surface, the second bonding layer including a second chip pad contacting the first chip pad and a second insulating layer covering a side surface of the second chip pad, a redistribution layer disposed below the second semiconductor chip and electrically connected to the second semiconductor chip, vias disposed between the redistribution layer and the first semiconductor chip and disposed around the second semiconductor chip, and an encapsulant surrounding the second semiconductor chip, the redistribution layer, and the vias. The encapsulant may be in contact with the protrusions of the through-electrodes.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20240085948A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20240085948A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20240085948A3</originalsourceid><addsrcrecordid>eNrjZPAOdvX1dPb3cwl1DvEPUghwdPZ2dHcNVvBwDPP0c1dAlXX28AyAS4V4BPmHunsouPq4OocE-bu4BvMwsKYl5hSn8kJpbgZlN9cQZw_d1IL8-NTigsTk1LzUknjvICMDIxMDAwtTSxMLR2PiVAEAdcYu-w</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR PACKAGES HAVING SEMICONDUCTOR CHIPS HAVING THROUGH ELECTRODES</title><source>esp@cenet</source><creator>JO CHA JEA ; OH SEUNG RYONG</creator><creatorcontrib>JO CHA JEA ; OH SEUNG RYONG</creatorcontrib><description>본 발명의 실시예에 따른 반도체 패키지는, 제1 본딩층을 포함하는 제1 반도체 칩, 상기 제1 본딩층은 제1 패드 및 상기 제1 패드의 측면을 덮는 제1 절연층을 포함하고, 상기 제1 반도체 칩 하부에 배치되며, 전면 및 후면을 갖는 기판, 상기 전면에 배치되는 제2 본딩층, 상기 기판을 관통하며 상기 후면으로부터 돌출하는 돌출 부분을 갖는 관통 전극들을 포함하는 제2 반도체 칩, 상기 제2 본딩층은 상기 제1 패드와 직접적으로 접촉하는 제2 패드 및 상기 제2 패드의 측면을 덮는 제2 절연층을 포함하며, 상기 제2 반도체 칩 하부에 배치되며 상기 제2 반도체 칩과 전기적으로 연결되는 재배선 구조물, 상기 재배선 구조물과 상기 제1 반도체 칩 사이에 배치되며, 상기 제2 반도체 칩 주변에 배치되는 비아 구조물들, 및 상기 제2 반도체 칩, 상기 재배선 구조물 및 상기 비아 구조물들을 덮는 봉합재를 포함한다. 상기 봉합재는 상기 관통 전극들의 상기 돌출 부분들과 직접적으로 접촉한다. A semiconductor package includes a first semiconductor chip including a first bonding layer, the first bonding layer including a first chip pad and a first insulating layer covering a side surface of the first chip pad, a second semiconductor chip disposed below the first semiconductor chip and including a substrate having front and rear surfaces, the front surface forming a second bonding layer, and through-electrodes passing through the substrate and having protrusions protruding from the rear surface, the second bonding layer including a second chip pad contacting the first chip pad and a second insulating layer covering a side surface of the second chip pad, a redistribution layer disposed below the second semiconductor chip and electrically connected to the second semiconductor chip, vias disposed between the redistribution layer and the first semiconductor chip and disposed around the second semiconductor chip, and an encapsulant surrounding the second semiconductor chip, the redistribution layer, and the vias. The encapsulant may be in contact with the protrusions of the through-electrodes.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240618&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240085948A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240618&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240085948A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>JO CHA JEA</creatorcontrib><creatorcontrib>OH SEUNG RYONG</creatorcontrib><title>SEMICONDUCTOR PACKAGES HAVING SEMICONDUCTOR CHIPS HAVING THROUGH ELECTRODES</title><description>본 발명의 실시예에 따른 반도체 패키지는, 제1 본딩층을 포함하는 제1 반도체 칩, 상기 제1 본딩층은 제1 패드 및 상기 제1 패드의 측면을 덮는 제1 절연층을 포함하고, 상기 제1 반도체 칩 하부에 배치되며, 전면 및 후면을 갖는 기판, 상기 전면에 배치되는 제2 본딩층, 상기 기판을 관통하며 상기 후면으로부터 돌출하는 돌출 부분을 갖는 관통 전극들을 포함하는 제2 반도체 칩, 상기 제2 본딩층은 상기 제1 패드와 직접적으로 접촉하는 제2 패드 및 상기 제2 패드의 측면을 덮는 제2 절연층을 포함하며, 상기 제2 반도체 칩 하부에 배치되며 상기 제2 반도체 칩과 전기적으로 연결되는 재배선 구조물, 상기 재배선 구조물과 상기 제1 반도체 칩 사이에 배치되며, 상기 제2 반도체 칩 주변에 배치되는 비아 구조물들, 및 상기 제2 반도체 칩, 상기 재배선 구조물 및 상기 비아 구조물들을 덮는 봉합재를 포함한다. 상기 봉합재는 상기 관통 전극들의 상기 돌출 부분들과 직접적으로 접촉한다. A semiconductor package includes a first semiconductor chip including a first bonding layer, the first bonding layer including a first chip pad and a first insulating layer covering a side surface of the first chip pad, a second semiconductor chip disposed below the first semiconductor chip and including a substrate having front and rear surfaces, the front surface forming a second bonding layer, and through-electrodes passing through the substrate and having protrusions protruding from the rear surface, the second bonding layer including a second chip pad contacting the first chip pad and a second insulating layer covering a side surface of the second chip pad, a redistribution layer disposed below the second semiconductor chip and electrically connected to the second semiconductor chip, vias disposed between the redistribution layer and the first semiconductor chip and disposed around the second semiconductor chip, and an encapsulant surrounding the second semiconductor chip, the redistribution layer, and the vias. The encapsulant may be in contact with the protrusions of the through-electrodes.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZPAOdvX1dPb3cwl1DvEPUghwdPZ2dHcNVvBwDPP0c1dAlXX28AyAS4V4BPmHunsouPq4OocE-bu4BvMwsKYl5hSn8kJpbgZlN9cQZw_d1IL8-NTigsTk1LzUknjvICMDIxMDAwtTSxMLR2PiVAEAdcYu-w</recordid><startdate>20240618</startdate><enddate>20240618</enddate><creator>JO CHA JEA</creator><creator>OH SEUNG RYONG</creator><scope>EVB</scope></search><sort><creationdate>20240618</creationdate><title>SEMICONDUCTOR PACKAGES HAVING SEMICONDUCTOR CHIPS HAVING THROUGH ELECTRODES</title><author>JO CHA JEA ; OH SEUNG RYONG</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20240085948A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2024</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>JO CHA JEA</creatorcontrib><creatorcontrib>OH SEUNG RYONG</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>JO CHA JEA</au><au>OH SEUNG RYONG</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR PACKAGES HAVING SEMICONDUCTOR CHIPS HAVING THROUGH ELECTRODES</title><date>2024-06-18</date><risdate>2024</risdate><abstract>본 발명의 실시예에 따른 반도체 패키지는, 제1 본딩층을 포함하는 제1 반도체 칩, 상기 제1 본딩층은 제1 패드 및 상기 제1 패드의 측면을 덮는 제1 절연층을 포함하고, 상기 제1 반도체 칩 하부에 배치되며, 전면 및 후면을 갖는 기판, 상기 전면에 배치되는 제2 본딩층, 상기 기판을 관통하며 상기 후면으로부터 돌출하는 돌출 부분을 갖는 관통 전극들을 포함하는 제2 반도체 칩, 상기 제2 본딩층은 상기 제1 패드와 직접적으로 접촉하는 제2 패드 및 상기 제2 패드의 측면을 덮는 제2 절연층을 포함하며, 상기 제2 반도체 칩 하부에 배치되며 상기 제2 반도체 칩과 전기적으로 연결되는 재배선 구조물, 상기 재배선 구조물과 상기 제1 반도체 칩 사이에 배치되며, 상기 제2 반도체 칩 주변에 배치되는 비아 구조물들, 및 상기 제2 반도체 칩, 상기 재배선 구조물 및 상기 비아 구조물들을 덮는 봉합재를 포함한다. 상기 봉합재는 상기 관통 전극들의 상기 돌출 부분들과 직접적으로 접촉한다. A semiconductor package includes a first semiconductor chip including a first bonding layer, the first bonding layer including a first chip pad and a first insulating layer covering a side surface of the first chip pad, a second semiconductor chip disposed below the first semiconductor chip and including a substrate having front and rear surfaces, the front surface forming a second bonding layer, and through-electrodes passing through the substrate and having protrusions protruding from the rear surface, the second bonding layer including a second chip pad contacting the first chip pad and a second insulating layer covering a side surface of the second chip pad, a redistribution layer disposed below the second semiconductor chip and electrically connected to the second semiconductor chip, vias disposed between the redistribution layer and the first semiconductor chip and disposed around the second semiconductor chip, and an encapsulant surrounding the second semiconductor chip, the redistribution layer, and the vias. The encapsulant may be in contact with the protrusions of the through-electrodes.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20240085948A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title SEMICONDUCTOR PACKAGES HAVING SEMICONDUCTOR CHIPS HAVING THROUGH ELECTRODES
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-20T20%3A40%3A19IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=JO%20CHA%20JEA&rft.date=2024-06-18&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20240085948A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true