DISPLAY DRIVER IC SYSTEM ON CHIP AND DISPLAY SYSTEM COMPRISING THE SAME

디스플레이 드라이버, 시스템 온 칩 및 이들을 포함하는 디스플레이 시스템이 제공된다. 디스플레이 드라이버 IC는, 내부 동작 클럭을 생성하는 클럭 생성기, 및 클럭 생성기가 출력하는 내부 동작 클럭을 기초로 픽셀 어레이에 프레임 데이터에 대응하는 데이터 신호를 제공하는 제어 회로를 포함하되, 제어 회로는, 프레임 데이터의 업데이트가 수행되는 프레임 데이터 업데이트 구간에서, 제1 프레임 데이터를 수신하고, 제1 프레임 데이터를 기초로, 내부 동작 클럭에 대한 제1 동기화를 수행하고 픽셀 어레이에 제1 데이터 신호를 제공하고, 프레임...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LEE SANG HOON, KWON KYOUNG HWAN, HUH JUN HO, LEE CHANG JU, KIM SOO YONG
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:디스플레이 드라이버, 시스템 온 칩 및 이들을 포함하는 디스플레이 시스템이 제공된다. 디스플레이 드라이버 IC는, 내부 동작 클럭을 생성하는 클럭 생성기, 및 클럭 생성기가 출력하는 내부 동작 클럭을 기초로 픽셀 어레이에 프레임 데이터에 대응하는 데이터 신호를 제공하는 제어 회로를 포함하되, 제어 회로는, 프레임 데이터의 업데이트가 수행되는 프레임 데이터 업데이트 구간에서, 제1 프레임 데이터를 수신하고, 제1 프레임 데이터를 기초로, 내부 동작 클럭에 대한 제1 동기화를 수행하고 픽셀 어레이에 제1 데이터 신호를 제공하고, 프레임 데이터의 업데이트가 수행되지 않는 LPM(Low Power Mode) 구간에서, 디스플레이 패널의 상태를 모니터링한 결과를 기초로 싱크 요청 신호를 전송하고, 싱크 요청 신호에 대한 응답으로 SoC(System on Chip)로부터 주파수 신호를 수신하고, 주파수 신호를 기초로 내부 동작 클럭에 대한 제2 동기화를 수행한다. A display driver integrated circuit, System-On-Chip, and display system including the System-On-Chip are provided. A display driver integrated circuit includes: a clock generator configured to generate an internal operating clock (Panel_clk); and a control circuit configured to provide a data signal to a pixel array based on the internal operating clock, wherein the data signal corresponds to frame data, wherein the control circuit is further configured to, in a frame data update period: receive first frame data, perform a first synchronization operation on the internal operating clock based on the first frame data, and provide a first data signal to the pixel array, and wherein the control circuit is further configured to, in a low power mode (LPM) period when an update of the frame data is not performed: transmit a sync request signal (Req) based on a result of monitoring a state of a display panel, receive a frequency signal (AP_Freq) from a System-on-Chip in response to the sync request signal , and perform a second synchronization operation on the internal operating clock based on the frequency signal.