컴퓨팅 장치용 모듈형 시스템 검증 플랫폼

이 문서에서는 컴퓨팅 장치용 모듈형 시스템 검증 플랫폼과 관련된 장치, 시스템 및 기술을 설명한다. 모듈형 시스템 검증 플랫폼(102)은 호스트(106)를 주변기기(110)와 인터페이싱하기 위한 인터페이스 보드(108)를 포함한다. 인터페이스 보드(108)는 장치 식별자, 호스트에 연결되도록 구성된 제1 커넥터(208a), 주변기기에 연결되도록 구성된 제2 커넥터(212)를 포함한다. 인터페이스 보드(108)는 서로 다른 주변기기가 동일한 인터페이스 보드를 사용하여 호스트와 함께 동작할 수 있도록 재구성될 수 있는 인터페이스 회로(...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SCHNEIDER DAVID NESS, LEVIN ALEX
Format: Patent
Sprache:kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:이 문서에서는 컴퓨팅 장치용 모듈형 시스템 검증 플랫폼과 관련된 장치, 시스템 및 기술을 설명한다. 모듈형 시스템 검증 플랫폼(102)은 호스트(106)를 주변기기(110)와 인터페이싱하기 위한 인터페이스 보드(108)를 포함한다. 인터페이스 보드(108)는 장치 식별자, 호스트에 연결되도록 구성된 제1 커넥터(208a), 주변기기에 연결되도록 구성된 제2 커넥터(212)를 포함한다. 인터페이스 보드(108)는 서로 다른 주변기기가 동일한 인터페이스 보드를 사용하여 호스트와 함께 동작할 수 있도록 재구성될 수 있는 인터페이스 회로(602)를 포함한다. 인터페이스 회로는 호스트에서 주변기기로 전력을 분배하고 호스트와 주변기기 간의 통신을 촉진함으로써 호스트와 주변기기 간의 상호 운용성을 가능하게 한다. 재구성 가능한 인터페이스 보드를 사용하여 프로세서와 주변기기의 상호 운용성을 테스트하고 문제를 해결함으로써 컴퓨팅 장치의 설계 및 테스트 단계에서 소요되는 리소스, 시간 및 비용을 최소화할 수 있다. This document describes apparatuses, systems, and techniques directed to a modular system validation platform for computing devices. The modular system validation platform includes an interface board for interfacing a host with a peripheral. The interface board includes an apparatus identifier, a first connector configured to couple to the host, and a second connector configured to couple to the peripheral. The interface board comprises interface circuitry that can be reconfigured to enable different peripherals to operate with the host using the same interface board. The interface circuitry enables the interoperability between the host and the peripheral by distributing power from the host to the peripheral and facilitating communications between the host and the peripheral. By using the reconfigurable interface board to test and troubleshoot the interoperability of the processor and the peripheral, resources, time and costs spent during the design and testing phases of computing devices may be minimized.