Semiconductor package

재배선 구조체, 상기 재배선 구조체 상에 실장되는 반도체 칩, 상기 재배선 구조체와 상기 반도체 칩 사이에 배치되고, 상기 재배선 구조체와 상기 반도체 칩을 전기적으로 연결하는 도전성 필러, 및 상기 재배선 구조체와 상기 반도체 칩 사이에 위치하고, 상기 도전성 필러와 이격되어 배치되는 지지 포스트를 포함하고, 상기 지지 포스트는 상기 재배선 구조체의 상면에 위치한 제1 포스트, 및 양단 중 일단이 상기 제1 포스트와 연결되고 타단이 상기 반도체 칩을 향하여 상기 반도체 칩을 지지할 수 있는 제2 포스트로 구성된 반도체 패키지를 통...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: YUN JUNG HOO, LIM JAE MOON
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator YUN JUNG HOO
LIM JAE MOON
description 재배선 구조체, 상기 재배선 구조체 상에 실장되는 반도체 칩, 상기 재배선 구조체와 상기 반도체 칩 사이에 배치되고, 상기 재배선 구조체와 상기 반도체 칩을 전기적으로 연결하는 도전성 필러, 및 상기 재배선 구조체와 상기 반도체 칩 사이에 위치하고, 상기 도전성 필러와 이격되어 배치되는 지지 포스트를 포함하고, 상기 지지 포스트는 상기 재배선 구조체의 상면에 위치한 제1 포스트, 및 양단 중 일단이 상기 제1 포스트와 연결되고 타단이 상기 반도체 칩을 향하여 상기 반도체 칩을 지지할 수 있는 제2 포스트로 구성된 반도체 패키지를 통해, 반도체 패키지의 공정 불량이 감소하여 생산 수율이 향상될 수 있다. A semiconductor package includes a redistribution structure, a semiconductor chip on the redistribution structure, a conductive filler between the redistribution structure and the semiconductor chip and connecting the redistribution structure to the semiconductor chip, and a support post between the redistribution structure and the semiconductor chip, the support post being spaced apart from the conductive filler, where the support post includes a first post on a top surface of the redistribution structure, and a second post including a first end connected to the first post and a second end oriented toward the semiconductor chip and supporting the semiconductor chip.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20240063301A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20240063301A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20240063301A3</originalsourceid><addsrcrecordid>eNrjZBANTs3NTM7PSylNLskvUihITM5OTE_lYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxUBVqXmpJfHeQUYGRiYGBmbGxgaGjsbEqQIAB1siDQ</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Semiconductor package</title><source>esp@cenet</source><creator>YUN JUNG HOO ; LIM JAE MOON</creator><creatorcontrib>YUN JUNG HOO ; LIM JAE MOON</creatorcontrib><description>재배선 구조체, 상기 재배선 구조체 상에 실장되는 반도체 칩, 상기 재배선 구조체와 상기 반도체 칩 사이에 배치되고, 상기 재배선 구조체와 상기 반도체 칩을 전기적으로 연결하는 도전성 필러, 및 상기 재배선 구조체와 상기 반도체 칩 사이에 위치하고, 상기 도전성 필러와 이격되어 배치되는 지지 포스트를 포함하고, 상기 지지 포스트는 상기 재배선 구조체의 상면에 위치한 제1 포스트, 및 양단 중 일단이 상기 제1 포스트와 연결되고 타단이 상기 반도체 칩을 향하여 상기 반도체 칩을 지지할 수 있는 제2 포스트로 구성된 반도체 패키지를 통해, 반도체 패키지의 공정 불량이 감소하여 생산 수율이 향상될 수 있다. A semiconductor package includes a redistribution structure, a semiconductor chip on the redistribution structure, a conductive filler between the redistribution structure and the semiconductor chip and connecting the redistribution structure to the semiconductor chip, and a support post between the redistribution structure and the semiconductor chip, the support post being spaced apart from the conductive filler, where the support post includes a first post on a top surface of the redistribution structure, and a second post including a first end connected to the first post and a second end oriented toward the semiconductor chip and supporting the semiconductor chip.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240510&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240063301A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76289</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240510&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240063301A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>YUN JUNG HOO</creatorcontrib><creatorcontrib>LIM JAE MOON</creatorcontrib><title>Semiconductor package</title><description>재배선 구조체, 상기 재배선 구조체 상에 실장되는 반도체 칩, 상기 재배선 구조체와 상기 반도체 칩 사이에 배치되고, 상기 재배선 구조체와 상기 반도체 칩을 전기적으로 연결하는 도전성 필러, 및 상기 재배선 구조체와 상기 반도체 칩 사이에 위치하고, 상기 도전성 필러와 이격되어 배치되는 지지 포스트를 포함하고, 상기 지지 포스트는 상기 재배선 구조체의 상면에 위치한 제1 포스트, 및 양단 중 일단이 상기 제1 포스트와 연결되고 타단이 상기 반도체 칩을 향하여 상기 반도체 칩을 지지할 수 있는 제2 포스트로 구성된 반도체 패키지를 통해, 반도체 패키지의 공정 불량이 감소하여 생산 수율이 향상될 수 있다. A semiconductor package includes a redistribution structure, a semiconductor chip on the redistribution structure, a conductive filler between the redistribution structure and the semiconductor chip and connecting the redistribution structure to the semiconductor chip, and a support post between the redistribution structure and the semiconductor chip, the support post being spaced apart from the conductive filler, where the support post includes a first post on a top surface of the redistribution structure, and a second post including a first end connected to the first post and a second end oriented toward the semiconductor chip and supporting the semiconductor chip.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBANTs3NTM7PSylNLskvUihITM5OTE_lYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxUBVqXmpJfHeQUYGRiYGBmbGxgaGjsbEqQIAB1siDQ</recordid><startdate>20240510</startdate><enddate>20240510</enddate><creator>YUN JUNG HOO</creator><creator>LIM JAE MOON</creator><scope>EVB</scope></search><sort><creationdate>20240510</creationdate><title>Semiconductor package</title><author>YUN JUNG HOO ; LIM JAE MOON</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20240063301A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2024</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>YUN JUNG HOO</creatorcontrib><creatorcontrib>LIM JAE MOON</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>YUN JUNG HOO</au><au>LIM JAE MOON</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Semiconductor package</title><date>2024-05-10</date><risdate>2024</risdate><abstract>재배선 구조체, 상기 재배선 구조체 상에 실장되는 반도체 칩, 상기 재배선 구조체와 상기 반도체 칩 사이에 배치되고, 상기 재배선 구조체와 상기 반도체 칩을 전기적으로 연결하는 도전성 필러, 및 상기 재배선 구조체와 상기 반도체 칩 사이에 위치하고, 상기 도전성 필러와 이격되어 배치되는 지지 포스트를 포함하고, 상기 지지 포스트는 상기 재배선 구조체의 상면에 위치한 제1 포스트, 및 양단 중 일단이 상기 제1 포스트와 연결되고 타단이 상기 반도체 칩을 향하여 상기 반도체 칩을 지지할 수 있는 제2 포스트로 구성된 반도체 패키지를 통해, 반도체 패키지의 공정 불량이 감소하여 생산 수율이 향상될 수 있다. A semiconductor package includes a redistribution structure, a semiconductor chip on the redistribution structure, a conductive filler between the redistribution structure and the semiconductor chip and connecting the redistribution structure to the semiconductor chip, and a support post between the redistribution structure and the semiconductor chip, the support post being spaced apart from the conductive filler, where the support post includes a first post on a top surface of the redistribution structure, and a second post including a first end connected to the first post and a second end oriented toward the semiconductor chip and supporting the semiconductor chip.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20240063301A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title Semiconductor package
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-10T05%3A21%3A29IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=YUN%20JUNG%20HOO&rft.date=2024-05-10&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20240063301A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true