SEMICONDUCTOR DEVICES
반도체 소자는 기판 상에 수평적으로 서로 이격된 가변저항 패턴들, 상기 가변저항 패턴들 아래에 각각 배치되고, 상기 가변저항 패턴들에 연결된 하부 전극 콘택들, 상기 가변저항 패턴들로부터 수평적으로 이격된 주변 도전 라인들, 상기 주변 도전 라인들 아래에 배치되고 상기 주변 도전 라인들에 연결된 주변 도전 콘택들, 상기 하부 전극 콘택들 아래에 배치되고, 상기 하부 전극 콘택들에 연결된 셀 하부 도전 라인들, 및 상기 주변 도전 콘택들 아래에 배치되고, 상기 주변 도전 콘택들에 연결된 주변 하부 도전 라인들을 포함한다. 상기 셀 하...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | LEE KILHO LEE YONGJAE KO SEUNG PIL LEE JEONGJIN |
description | 반도체 소자는 기판 상에 수평적으로 서로 이격된 가변저항 패턴들, 상기 가변저항 패턴들 아래에 각각 배치되고, 상기 가변저항 패턴들에 연결된 하부 전극 콘택들, 상기 가변저항 패턴들로부터 수평적으로 이격된 주변 도전 라인들, 상기 주변 도전 라인들 아래에 배치되고 상기 주변 도전 라인들에 연결된 주변 도전 콘택들, 상기 하부 전극 콘택들 아래에 배치되고, 상기 하부 전극 콘택들에 연결된 셀 하부 도전 라인들, 및 상기 주변 도전 콘택들 아래에 배치되고, 상기 주변 도전 콘택들에 연결된 주변 하부 도전 라인들을 포함한다. 상기 셀 하부 도전 라인들 및 상기 주변 하부 도전 라인들은 상기 기판으로부터 동일한 높이에 위치하고, 상기 셀 하부 도전 라인들의 피치(pitch)는 상기 주변 하부 도전 라인들의 피치보다 크다.
A semiconductor device includes cell lower conductive lines and peripheral lower conductive lines on a substrate, lower electrode contacts on the cell lower conductive lines, peripheral conductive contacts on the peripheral lower conductive lines, variable resistance patterns horizontally spaced apart from each other on the lower electrode contacts. The lower electrode contacts are respectively connected to the variable resistance patterns. Peripheral conductive lines are horizontally spaced apart from the variable resistance patterns on the peripheral conductive contacts. The peripheral conductive contacts are connected to the peripheral conductive lines. The cell and peripheral lower conductive lines are connected to the lower electrode contacts and the peripheral conductive contacts, respectively. The cell and peripheral lower conductive lines are at the same height. A pitch of the cell lower conductive lines directly adjacent to each other is greater than a pitch of the peripheral lower conductive lines directly adjacent to each other. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20240044967A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20240044967A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20240044967A3</originalsourceid><addsrcrecordid>eNrjZBANdvX1dPb3cwl1DvEPUnBxDfN0dg3mYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBkYmBgYmJpZm5o7GxKkCAB8BH-Y</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR DEVICES</title><source>esp@cenet</source><creator>LEE KILHO ; LEE YONGJAE ; KO SEUNG PIL ; LEE JEONGJIN</creator><creatorcontrib>LEE KILHO ; LEE YONGJAE ; KO SEUNG PIL ; LEE JEONGJIN</creatorcontrib><description>반도체 소자는 기판 상에 수평적으로 서로 이격된 가변저항 패턴들, 상기 가변저항 패턴들 아래에 각각 배치되고, 상기 가변저항 패턴들에 연결된 하부 전극 콘택들, 상기 가변저항 패턴들로부터 수평적으로 이격된 주변 도전 라인들, 상기 주변 도전 라인들 아래에 배치되고 상기 주변 도전 라인들에 연결된 주변 도전 콘택들, 상기 하부 전극 콘택들 아래에 배치되고, 상기 하부 전극 콘택들에 연결된 셀 하부 도전 라인들, 및 상기 주변 도전 콘택들 아래에 배치되고, 상기 주변 도전 콘택들에 연결된 주변 하부 도전 라인들을 포함한다. 상기 셀 하부 도전 라인들 및 상기 주변 하부 도전 라인들은 상기 기판으로부터 동일한 높이에 위치하고, 상기 셀 하부 도전 라인들의 피치(pitch)는 상기 주변 하부 도전 라인들의 피치보다 크다.
A semiconductor device includes cell lower conductive lines and peripheral lower conductive lines on a substrate, lower electrode contacts on the cell lower conductive lines, peripheral conductive contacts on the peripheral lower conductive lines, variable resistance patterns horizontally spaced apart from each other on the lower electrode contacts. The lower electrode contacts are respectively connected to the variable resistance patterns. Peripheral conductive lines are horizontally spaced apart from the variable resistance patterns on the peripheral conductive contacts. The peripheral conductive contacts are connected to the peripheral conductive lines. The cell and peripheral lower conductive lines are connected to the lower electrode contacts and the peripheral conductive contacts, respectively. The cell and peripheral lower conductive lines are at the same height. A pitch of the cell lower conductive lines directly adjacent to each other is greater than a pitch of the peripheral lower conductive lines directly adjacent to each other.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20240405&DB=EPODOC&CC=KR&NR=20240044967A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20240405&DB=EPODOC&CC=KR&NR=20240044967A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LEE KILHO</creatorcontrib><creatorcontrib>LEE YONGJAE</creatorcontrib><creatorcontrib>KO SEUNG PIL</creatorcontrib><creatorcontrib>LEE JEONGJIN</creatorcontrib><title>SEMICONDUCTOR DEVICES</title><description>반도체 소자는 기판 상에 수평적으로 서로 이격된 가변저항 패턴들, 상기 가변저항 패턴들 아래에 각각 배치되고, 상기 가변저항 패턴들에 연결된 하부 전극 콘택들, 상기 가변저항 패턴들로부터 수평적으로 이격된 주변 도전 라인들, 상기 주변 도전 라인들 아래에 배치되고 상기 주변 도전 라인들에 연결된 주변 도전 콘택들, 상기 하부 전극 콘택들 아래에 배치되고, 상기 하부 전극 콘택들에 연결된 셀 하부 도전 라인들, 및 상기 주변 도전 콘택들 아래에 배치되고, 상기 주변 도전 콘택들에 연결된 주변 하부 도전 라인들을 포함한다. 상기 셀 하부 도전 라인들 및 상기 주변 하부 도전 라인들은 상기 기판으로부터 동일한 높이에 위치하고, 상기 셀 하부 도전 라인들의 피치(pitch)는 상기 주변 하부 도전 라인들의 피치보다 크다.
A semiconductor device includes cell lower conductive lines and peripheral lower conductive lines on a substrate, lower electrode contacts on the cell lower conductive lines, peripheral conductive contacts on the peripheral lower conductive lines, variable resistance patterns horizontally spaced apart from each other on the lower electrode contacts. The lower electrode contacts are respectively connected to the variable resistance patterns. Peripheral conductive lines are horizontally spaced apart from the variable resistance patterns on the peripheral conductive contacts. The peripheral conductive contacts are connected to the peripheral conductive lines. The cell and peripheral lower conductive lines are connected to the lower electrode contacts and the peripheral conductive contacts, respectively. The cell and peripheral lower conductive lines are at the same height. A pitch of the cell lower conductive lines directly adjacent to each other is greater than a pitch of the peripheral lower conductive lines directly adjacent to each other.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBANdvX1dPb3cwl1DvEPUnBxDfN0dg3mYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBkYmBgYmJpZm5o7GxKkCAB8BH-Y</recordid><startdate>20240405</startdate><enddate>20240405</enddate><creator>LEE KILHO</creator><creator>LEE YONGJAE</creator><creator>KO SEUNG PIL</creator><creator>LEE JEONGJIN</creator><scope>EVB</scope></search><sort><creationdate>20240405</creationdate><title>SEMICONDUCTOR DEVICES</title><author>LEE KILHO ; LEE YONGJAE ; KO SEUNG PIL ; LEE JEONGJIN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20240044967A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2024</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>LEE KILHO</creatorcontrib><creatorcontrib>LEE YONGJAE</creatorcontrib><creatorcontrib>KO SEUNG PIL</creatorcontrib><creatorcontrib>LEE JEONGJIN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LEE KILHO</au><au>LEE YONGJAE</au><au>KO SEUNG PIL</au><au>LEE JEONGJIN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR DEVICES</title><date>2024-04-05</date><risdate>2024</risdate><abstract>반도체 소자는 기판 상에 수평적으로 서로 이격된 가변저항 패턴들, 상기 가변저항 패턴들 아래에 각각 배치되고, 상기 가변저항 패턴들에 연결된 하부 전극 콘택들, 상기 가변저항 패턴들로부터 수평적으로 이격된 주변 도전 라인들, 상기 주변 도전 라인들 아래에 배치되고 상기 주변 도전 라인들에 연결된 주변 도전 콘택들, 상기 하부 전극 콘택들 아래에 배치되고, 상기 하부 전극 콘택들에 연결된 셀 하부 도전 라인들, 및 상기 주변 도전 콘택들 아래에 배치되고, 상기 주변 도전 콘택들에 연결된 주변 하부 도전 라인들을 포함한다. 상기 셀 하부 도전 라인들 및 상기 주변 하부 도전 라인들은 상기 기판으로부터 동일한 높이에 위치하고, 상기 셀 하부 도전 라인들의 피치(pitch)는 상기 주변 하부 도전 라인들의 피치보다 크다.
A semiconductor device includes cell lower conductive lines and peripheral lower conductive lines on a substrate, lower electrode contacts on the cell lower conductive lines, peripheral conductive contacts on the peripheral lower conductive lines, variable resistance patterns horizontally spaced apart from each other on the lower electrode contacts. The lower electrode contacts are respectively connected to the variable resistance patterns. Peripheral conductive lines are horizontally spaced apart from the variable resistance patterns on the peripheral conductive contacts. The peripheral conductive contacts are connected to the peripheral conductive lines. The cell and peripheral lower conductive lines are connected to the lower electrode contacts and the peripheral conductive contacts, respectively. The cell and peripheral lower conductive lines are at the same height. A pitch of the cell lower conductive lines directly adjacent to each other is greater than a pitch of the peripheral lower conductive lines directly adjacent to each other.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; kor |
recordid | cdi_epo_espacenet_KR20240044967A |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
title | SEMICONDUCTOR DEVICES |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-22T10%3A44%3A22IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LEE%20KILHO&rft.date=2024-04-05&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20240044967A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |