DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME

표시 장치는 기판 상에 배치되고, 기판과 마주보는 상면, 상면의 제1 단으로부터 기판을 향해 연장되는 제1 측면 및 상면의 제2 단으로부터 기판을 향해 연장되는 제2 측면을 포함하는 스페이서, 스페이서의 제1 측면 상에 배치되고, 금속 산화물 반도체를 포함하며, 소스 영역 및 드레인 영역을 갖는 액티브 패턴, 스페이서의 상기 제2 측면 및 액티브 패턴 상에 배치되고, 소스 영역에 연결되는 소스 전극, 기판 상에 배치되고, 소스 전극과 동일한 물질을 포함하며, 드레인 영역에 연결되는 드레인 전극 및 액티브 패턴 상에 배치되고, 스페이...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LEE WOO GEUN, KIM KYU MIN, LIM SUNG HOON, SON SEUNG SOK, YANG SHIN HYUK
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator LEE WOO GEUN
KIM KYU MIN
LIM SUNG HOON
SON SEUNG SOK
YANG SHIN HYUK
description 표시 장치는 기판 상에 배치되고, 기판과 마주보는 상면, 상면의 제1 단으로부터 기판을 향해 연장되는 제1 측면 및 상면의 제2 단으로부터 기판을 향해 연장되는 제2 측면을 포함하는 스페이서, 스페이서의 제1 측면 상에 배치되고, 금속 산화물 반도체를 포함하며, 소스 영역 및 드레인 영역을 갖는 액티브 패턴, 스페이서의 상기 제2 측면 및 액티브 패턴 상에 배치되고, 소스 영역에 연결되는 소스 전극, 기판 상에 배치되고, 소스 전극과 동일한 물질을 포함하며, 드레인 영역에 연결되는 드레인 전극 및 액티브 패턴 상에 배치되고, 스페이서의 제1 측면과 부분적으로 중첩하는 제1 게이트 전극을 포함한다. A display device includes: a substrate; a spacer on the substrate and including: an upper surface; a first side surface extending toward the substrate from a first end of the upper surface; and a second side surface extending toward the substrate from a second end of the upper surface; an active pattern on the first side surface of the spacer, including a metal oxide semiconductor, and having a source region and a drain region; a source electrode on the second side surface of the spacer and the active pattern, and connected to the source region; a drain electrode on the substrate, including a same material as the source electrode, and connected to the drain region; and a first gate electrode on the active pattern and partially overlapping the first side surface of the spacer.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20240041395A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20240041395A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20240041395A3</originalsourceid><addsrcrecordid>eNrjZDB28QwO8HGMVHBxDfN0dlVw9HNR8HUN8fB3UfB3U_B19At1c3QOCQ3y9HNXCPFwVQh29HXlYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBkYmBgYmhsaWpo7GxKkCABN5J5w</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME</title><source>esp@cenet</source><creator>LEE WOO GEUN ; KIM KYU MIN ; LIM SUNG HOON ; SON SEUNG SOK ; YANG SHIN HYUK</creator><creatorcontrib>LEE WOO GEUN ; KIM KYU MIN ; LIM SUNG HOON ; SON SEUNG SOK ; YANG SHIN HYUK</creatorcontrib><description>표시 장치는 기판 상에 배치되고, 기판과 마주보는 상면, 상면의 제1 단으로부터 기판을 향해 연장되는 제1 측면 및 상면의 제2 단으로부터 기판을 향해 연장되는 제2 측면을 포함하는 스페이서, 스페이서의 제1 측면 상에 배치되고, 금속 산화물 반도체를 포함하며, 소스 영역 및 드레인 영역을 갖는 액티브 패턴, 스페이서의 상기 제2 측면 및 액티브 패턴 상에 배치되고, 소스 영역에 연결되는 소스 전극, 기판 상에 배치되고, 소스 전극과 동일한 물질을 포함하며, 드레인 영역에 연결되는 드레인 전극 및 액티브 패턴 상에 배치되고, 스페이서의 제1 측면과 부분적으로 중첩하는 제1 게이트 전극을 포함한다. A display device includes: a substrate; a spacer on the substrate and including: an upper surface; a first side surface extending toward the substrate from a first end of the upper surface; and a second side surface extending toward the substrate from a second end of the upper surface; an active pattern on the first side surface of the spacer, including a metal oxide semiconductor, and having a source region and a drain region; a source electrode on the second side surface of the spacer and the active pattern, and connected to the source region; a drain electrode on the substrate, including a same material as the source electrode, and connected to the drain region; and a first gate electrode on the active pattern and partially overlapping the first side surface of the spacer.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240401&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240041395A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240401&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240041395A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LEE WOO GEUN</creatorcontrib><creatorcontrib>KIM KYU MIN</creatorcontrib><creatorcontrib>LIM SUNG HOON</creatorcontrib><creatorcontrib>SON SEUNG SOK</creatorcontrib><creatorcontrib>YANG SHIN HYUK</creatorcontrib><title>DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME</title><description>표시 장치는 기판 상에 배치되고, 기판과 마주보는 상면, 상면의 제1 단으로부터 기판을 향해 연장되는 제1 측면 및 상면의 제2 단으로부터 기판을 향해 연장되는 제2 측면을 포함하는 스페이서, 스페이서의 제1 측면 상에 배치되고, 금속 산화물 반도체를 포함하며, 소스 영역 및 드레인 영역을 갖는 액티브 패턴, 스페이서의 상기 제2 측면 및 액티브 패턴 상에 배치되고, 소스 영역에 연결되는 소스 전극, 기판 상에 배치되고, 소스 전극과 동일한 물질을 포함하며, 드레인 영역에 연결되는 드레인 전극 및 액티브 패턴 상에 배치되고, 스페이서의 제1 측면과 부분적으로 중첩하는 제1 게이트 전극을 포함한다. A display device includes: a substrate; a spacer on the substrate and including: an upper surface; a first side surface extending toward the substrate from a first end of the upper surface; and a second side surface extending toward the substrate from a second end of the upper surface; an active pattern on the first side surface of the spacer, including a metal oxide semiconductor, and having a source region and a drain region; a source electrode on the second side surface of the spacer and the active pattern, and connected to the source region; a drain electrode on the substrate, including a same material as the source electrode, and connected to the drain region; and a first gate electrode on the active pattern and partially overlapping the first side surface of the spacer.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDB28QwO8HGMVHBxDfN0dlVw9HNR8HUN8fB3UfB3U_B19At1c3QOCQ3y9HNXCPFwVQh29HXlYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBkYmBgYmhsaWpo7GxKkCABN5J5w</recordid><startdate>20240401</startdate><enddate>20240401</enddate><creator>LEE WOO GEUN</creator><creator>KIM KYU MIN</creator><creator>LIM SUNG HOON</creator><creator>SON SEUNG SOK</creator><creator>YANG SHIN HYUK</creator><scope>EVB</scope></search><sort><creationdate>20240401</creationdate><title>DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME</title><author>LEE WOO GEUN ; KIM KYU MIN ; LIM SUNG HOON ; SON SEUNG SOK ; YANG SHIN HYUK</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20240041395A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2024</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>LEE WOO GEUN</creatorcontrib><creatorcontrib>KIM KYU MIN</creatorcontrib><creatorcontrib>LIM SUNG HOON</creatorcontrib><creatorcontrib>SON SEUNG SOK</creatorcontrib><creatorcontrib>YANG SHIN HYUK</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LEE WOO GEUN</au><au>KIM KYU MIN</au><au>LIM SUNG HOON</au><au>SON SEUNG SOK</au><au>YANG SHIN HYUK</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME</title><date>2024-04-01</date><risdate>2024</risdate><abstract>표시 장치는 기판 상에 배치되고, 기판과 마주보는 상면, 상면의 제1 단으로부터 기판을 향해 연장되는 제1 측면 및 상면의 제2 단으로부터 기판을 향해 연장되는 제2 측면을 포함하는 스페이서, 스페이서의 제1 측면 상에 배치되고, 금속 산화물 반도체를 포함하며, 소스 영역 및 드레인 영역을 갖는 액티브 패턴, 스페이서의 상기 제2 측면 및 액티브 패턴 상에 배치되고, 소스 영역에 연결되는 소스 전극, 기판 상에 배치되고, 소스 전극과 동일한 물질을 포함하며, 드레인 영역에 연결되는 드레인 전극 및 액티브 패턴 상에 배치되고, 스페이서의 제1 측면과 부분적으로 중첩하는 제1 게이트 전극을 포함한다. A display device includes: a substrate; a spacer on the substrate and including: an upper surface; a first side surface extending toward the substrate from a first end of the upper surface; and a second side surface extending toward the substrate from a second end of the upper surface; an active pattern on the first side surface of the spacer, including a metal oxide semiconductor, and having a source region and a drain region; a source electrode on the second side surface of the spacer and the active pattern, and connected to the source region; a drain electrode on the substrate, including a same material as the source electrode, and connected to the drain region; and a first gate electrode on the active pattern and partially overlapping the first side surface of the spacer.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20240041395A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title DISPLAY DEVICE AND METHOD OF MANUFACTURING THE SAME
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-25T19%3A51%3A47IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LEE%20WOO%20GEUN&rft.date=2024-04-01&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20240041395A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true