INTEGRATED CIRCUIT DEVICE

본 발명의 기술적 사상에 따른 집적회로 소자는, 주변 회로 구조체 및 셀 어레이 구조체를 포함하고, 주변 회로 구조체는 회로 기판, 회로 기판 상의 주변 회로, 회로 기판 및 주변 회로를 덮는 제1 절연층, 및 제1 절연층에 배치되는 제1 본딩 패드를 포함하고, 셀 어레이 구조체는 서로 대향하는 제1 면 및 제2 면을 가지는 절연 구조체, 절연 구조체의 제1 면 상의 도전성 플레이트, 도전성 플레이트 상의 메모리 셀 어레이, 절연 구조체의 제1 면, 도전성 플레이트, 및 메모리 셀 어레이를 덮는 제2 절연층, 제2 절연층에 배치되는...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: FUTATSUYAMA TAKUYA, CHOO GYO SOO, BYEON DAE SEOK
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator FUTATSUYAMA TAKUYA
CHOO GYO SOO
BYEON DAE SEOK
description 본 발명의 기술적 사상에 따른 집적회로 소자는, 주변 회로 구조체 및 셀 어레이 구조체를 포함하고, 주변 회로 구조체는 회로 기판, 회로 기판 상의 주변 회로, 회로 기판 및 주변 회로를 덮는 제1 절연층, 및 제1 절연층에 배치되는 제1 본딩 패드를 포함하고, 셀 어레이 구조체는 서로 대향하는 제1 면 및 제2 면을 가지는 절연 구조체, 절연 구조체의 제1 면 상의 도전성 플레이트, 도전성 플레이트 상의 메모리 셀 어레이, 절연 구조체의 제1 면, 도전성 플레이트, 및 메모리 셀 어레이를 덮는 제2 절연층, 제2 절연층에 배치되는 제2 본딩 패드, 절연 구조체의 제2 면에 서로 이격되어 배치되는 제1 배선 라인 및 제2 배선 라인, 절연 구조체를 관통하여 도전성 플레이트와 제1 배선 라인을 연결하는 도전성 비아, 및 제1 배선 라인과 제2 본딩 패드를 전기적으로 연결하는 컨택 구조체를 포함하고, 제1 본딩 패드와 제2 본딩 패드가 서로 접촉한다. An integrated circuit (IC) device includes a peripheral circuit structure and cell array structure. The peripheral circuit structure includes a circuit substrate, a peripheral circuit, a first insulating layer covering the circuit substrate and the peripheral circuit, and a first bonding pad. The cell array structure includes an insulating structure having first and second surfaces opposing each other, a conductive plate on the first surface, a memory cell array on the conductive plate, a second insulating layer, a second bonding pad disposed on the second insulating layer, first and second wiring lines spaced apart from each other on the second surface, a conductive via passing through the insulating structure and connecting the conductive plate to the first wiring line, and a contact structure electrically connecting the first wiring line to the second bonding pad. The first bonding pad is in contact with the second bonding pad.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20240037030A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20240037030A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20240037030A3</originalsourceid><addsrcrecordid>eNrjZJD09AtxdQ9yDHF1UXD2DHIO9QxRcHEN83R25WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8d5BRgZGJgYGxuYGxgaOxsSpAgCJ9SCw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>INTEGRATED CIRCUIT DEVICE</title><source>esp@cenet</source><creator>FUTATSUYAMA TAKUYA ; CHOO GYO SOO ; BYEON DAE SEOK</creator><creatorcontrib>FUTATSUYAMA TAKUYA ; CHOO GYO SOO ; BYEON DAE SEOK</creatorcontrib><description>본 발명의 기술적 사상에 따른 집적회로 소자는, 주변 회로 구조체 및 셀 어레이 구조체를 포함하고, 주변 회로 구조체는 회로 기판, 회로 기판 상의 주변 회로, 회로 기판 및 주변 회로를 덮는 제1 절연층, 및 제1 절연층에 배치되는 제1 본딩 패드를 포함하고, 셀 어레이 구조체는 서로 대향하는 제1 면 및 제2 면을 가지는 절연 구조체, 절연 구조체의 제1 면 상의 도전성 플레이트, 도전성 플레이트 상의 메모리 셀 어레이, 절연 구조체의 제1 면, 도전성 플레이트, 및 메모리 셀 어레이를 덮는 제2 절연층, 제2 절연층에 배치되는 제2 본딩 패드, 절연 구조체의 제2 면에 서로 이격되어 배치되는 제1 배선 라인 및 제2 배선 라인, 절연 구조체를 관통하여 도전성 플레이트와 제1 배선 라인을 연결하는 도전성 비아, 및 제1 배선 라인과 제2 본딩 패드를 전기적으로 연결하는 컨택 구조체를 포함하고, 제1 본딩 패드와 제2 본딩 패드가 서로 접촉한다. An integrated circuit (IC) device includes a peripheral circuit structure and cell array structure. The peripheral circuit structure includes a circuit substrate, a peripheral circuit, a first insulating layer covering the circuit substrate and the peripheral circuit, and a first bonding pad. The cell array structure includes an insulating structure having first and second surfaces opposing each other, a conductive plate on the first surface, a memory cell array on the conductive plate, a second insulating layer, a second bonding pad disposed on the second insulating layer, first and second wiring lines spaced apart from each other on the second surface, a conductive via passing through the insulating structure and connecting the conductive plate to the first wiring line, and a contact structure electrically connecting the first wiring line to the second bonding pad. The first bonding pad is in contact with the second bonding pad.</description><language>eng ; kor</language><subject>ELECTRICITY</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240321&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240037030A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25563,76318</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20240321&amp;DB=EPODOC&amp;CC=KR&amp;NR=20240037030A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>FUTATSUYAMA TAKUYA</creatorcontrib><creatorcontrib>CHOO GYO SOO</creatorcontrib><creatorcontrib>BYEON DAE SEOK</creatorcontrib><title>INTEGRATED CIRCUIT DEVICE</title><description>본 발명의 기술적 사상에 따른 집적회로 소자는, 주변 회로 구조체 및 셀 어레이 구조체를 포함하고, 주변 회로 구조체는 회로 기판, 회로 기판 상의 주변 회로, 회로 기판 및 주변 회로를 덮는 제1 절연층, 및 제1 절연층에 배치되는 제1 본딩 패드를 포함하고, 셀 어레이 구조체는 서로 대향하는 제1 면 및 제2 면을 가지는 절연 구조체, 절연 구조체의 제1 면 상의 도전성 플레이트, 도전성 플레이트 상의 메모리 셀 어레이, 절연 구조체의 제1 면, 도전성 플레이트, 및 메모리 셀 어레이를 덮는 제2 절연층, 제2 절연층에 배치되는 제2 본딩 패드, 절연 구조체의 제2 면에 서로 이격되어 배치되는 제1 배선 라인 및 제2 배선 라인, 절연 구조체를 관통하여 도전성 플레이트와 제1 배선 라인을 연결하는 도전성 비아, 및 제1 배선 라인과 제2 본딩 패드를 전기적으로 연결하는 컨택 구조체를 포함하고, 제1 본딩 패드와 제2 본딩 패드가 서로 접촉한다. An integrated circuit (IC) device includes a peripheral circuit structure and cell array structure. The peripheral circuit structure includes a circuit substrate, a peripheral circuit, a first insulating layer covering the circuit substrate and the peripheral circuit, and a first bonding pad. The cell array structure includes an insulating structure having first and second surfaces opposing each other, a conductive plate on the first surface, a memory cell array on the conductive plate, a second insulating layer, a second bonding pad disposed on the second insulating layer, first and second wiring lines spaced apart from each other on the second surface, a conductive via passing through the insulating structure and connecting the conductive plate to the first wiring line, and a contact structure electrically connecting the first wiring line to the second bonding pad. The first bonding pad is in contact with the second bonding pad.</description><subject>ELECTRICITY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZJD09AtxdQ9yDHF1UXD2DHIO9QxRcHEN83R25WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8d5BRgZGJgYGxuYGxgaOxsSpAgCJ9SCw</recordid><startdate>20240321</startdate><enddate>20240321</enddate><creator>FUTATSUYAMA TAKUYA</creator><creator>CHOO GYO SOO</creator><creator>BYEON DAE SEOK</creator><scope>EVB</scope></search><sort><creationdate>20240321</creationdate><title>INTEGRATED CIRCUIT DEVICE</title><author>FUTATSUYAMA TAKUYA ; CHOO GYO SOO ; BYEON DAE SEOK</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20240037030A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2024</creationdate><topic>ELECTRICITY</topic><toplevel>online_resources</toplevel><creatorcontrib>FUTATSUYAMA TAKUYA</creatorcontrib><creatorcontrib>CHOO GYO SOO</creatorcontrib><creatorcontrib>BYEON DAE SEOK</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>FUTATSUYAMA TAKUYA</au><au>CHOO GYO SOO</au><au>BYEON DAE SEOK</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>INTEGRATED CIRCUIT DEVICE</title><date>2024-03-21</date><risdate>2024</risdate><abstract>본 발명의 기술적 사상에 따른 집적회로 소자는, 주변 회로 구조체 및 셀 어레이 구조체를 포함하고, 주변 회로 구조체는 회로 기판, 회로 기판 상의 주변 회로, 회로 기판 및 주변 회로를 덮는 제1 절연층, 및 제1 절연층에 배치되는 제1 본딩 패드를 포함하고, 셀 어레이 구조체는 서로 대향하는 제1 면 및 제2 면을 가지는 절연 구조체, 절연 구조체의 제1 면 상의 도전성 플레이트, 도전성 플레이트 상의 메모리 셀 어레이, 절연 구조체의 제1 면, 도전성 플레이트, 및 메모리 셀 어레이를 덮는 제2 절연층, 제2 절연층에 배치되는 제2 본딩 패드, 절연 구조체의 제2 면에 서로 이격되어 배치되는 제1 배선 라인 및 제2 배선 라인, 절연 구조체를 관통하여 도전성 플레이트와 제1 배선 라인을 연결하는 도전성 비아, 및 제1 배선 라인과 제2 본딩 패드를 전기적으로 연결하는 컨택 구조체를 포함하고, 제1 본딩 패드와 제2 본딩 패드가 서로 접촉한다. An integrated circuit (IC) device includes a peripheral circuit structure and cell array structure. The peripheral circuit structure includes a circuit substrate, a peripheral circuit, a first insulating layer covering the circuit substrate and the peripheral circuit, and a first bonding pad. The cell array structure includes an insulating structure having first and second surfaces opposing each other, a conductive plate on the first surface, a memory cell array on the conductive plate, a second insulating layer, a second bonding pad disposed on the second insulating layer, first and second wiring lines spaced apart from each other on the second surface, a conductive via passing through the insulating structure and connecting the conductive plate to the first wiring line, and a contact structure electrically connecting the first wiring line to the second bonding pad. The first bonding pad is in contact with the second bonding pad.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20240037030A
source esp@cenet
subjects ELECTRICITY
title INTEGRATED CIRCUIT DEVICE
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-12T21%3A19%3A33IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=FUTATSUYAMA%20TAKUYA&rft.date=2024-03-21&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20240037030A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true