CIRCUIT BOARD AND SEMICONDUCTOR PACKAGE HAVING THE SAME
실시 예에 따른 회로 기판은 수평 방향으로 구분된 제1 영역 및 제2 영역을 포함하는 제1 절연층; 상기 제1 절연층의 상기 제1 영역 상에 배치된 제1 패턴부 및 상기 절연층의 상기 제2 영역 상에 배치된 제2 패턴부를 포함하는 제1 회로 패턴층; 및 상기 제1 절연층 상에 배치된 제1 보호층을 포함하고, 상기 제1 보호층은, 상기 제1 영역과 전체적으로 수직으로 중첩된 제1 개구; 및 상기 제2 영역과 부분적으로 수직으로 중첩된 제2 개구를 포함하고, 상기 제2 패턴부의 상면은 상기 제1 절연층의 상면보다 낮게 위치하고, 상기...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; kor |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | KIM DONG SUN NAM SANG HYUCK |
description | 실시 예에 따른 회로 기판은 수평 방향으로 구분된 제1 영역 및 제2 영역을 포함하는 제1 절연층; 상기 제1 절연층의 상기 제1 영역 상에 배치된 제1 패턴부 및 상기 절연층의 상기 제2 영역 상에 배치된 제2 패턴부를 포함하는 제1 회로 패턴층; 및 상기 제1 절연층 상에 배치된 제1 보호층을 포함하고, 상기 제1 보호층은, 상기 제1 영역과 전체적으로 수직으로 중첩된 제1 개구; 및 상기 제2 영역과 부분적으로 수직으로 중첩된 제2 개구를 포함하고, 상기 제2 패턴부의 상면은 상기 제1 절연층의 상면보다 낮게 위치하고, 상기 제1 패턴부의 상면의 적어도 일부는 상기 제2 패턴부의 상면보다 낮게 위치한다.
A circuit board according to an embodiment comprises: an insulating layer which includes an upper surface and a lower surface and has a recess which is recessed from the upper surface toward the lower surface; and a circuit pattern layer disposed within the recess of the insulating layer, wherein the circuit pattern layer includes a first circuit pattern portion and a second circuit pattern portion that are horizontally spaced apart, at least a portion of the upper surface of the first circuit pattern portion is lower than the upper surface of the insulating layer and the upper surface of the second circuit pattern portion, and the upper surface of the second circuit pattern portion is lower than the upper surface of the insulating layer. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20230168460A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20230168460A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20230168460A3</originalsourceid><addsrcrecordid>eNrjZDB39gxyDvUMUXDydwxyUXD0c1EIdvX1dPb3cwl1DvEPUghwdPZ2dHdV8HAM8_RzVwjxcFUIdvR15WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8d5BRgZGxgaGZhYmZgaOxsSpAgC2NCi3</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>CIRCUIT BOARD AND SEMICONDUCTOR PACKAGE HAVING THE SAME</title><source>esp@cenet</source><creator>KIM DONG SUN ; NAM SANG HYUCK</creator><creatorcontrib>KIM DONG SUN ; NAM SANG HYUCK</creatorcontrib><description>실시 예에 따른 회로 기판은 수평 방향으로 구분된 제1 영역 및 제2 영역을 포함하는 제1 절연층; 상기 제1 절연층의 상기 제1 영역 상에 배치된 제1 패턴부 및 상기 절연층의 상기 제2 영역 상에 배치된 제2 패턴부를 포함하는 제1 회로 패턴층; 및 상기 제1 절연층 상에 배치된 제1 보호층을 포함하고, 상기 제1 보호층은, 상기 제1 영역과 전체적으로 수직으로 중첩된 제1 개구; 및 상기 제2 영역과 부분적으로 수직으로 중첩된 제2 개구를 포함하고, 상기 제2 패턴부의 상면은 상기 제1 절연층의 상면보다 낮게 위치하고, 상기 제1 패턴부의 상면의 적어도 일부는 상기 제2 패턴부의 상면보다 낮게 위치한다.
A circuit board according to an embodiment comprises: an insulating layer which includes an upper surface and a lower surface and has a recess which is recessed from the upper surface toward the lower surface; and a circuit pattern layer disposed within the recess of the insulating layer, wherein the circuit pattern layer includes a first circuit pattern portion and a second circuit pattern portion that are horizontally spaced apart, at least a portion of the upper surface of the first circuit pattern portion is lower than the upper surface of the insulating layer and the upper surface of the second circuit pattern portion, and the upper surface of the second circuit pattern portion is lower than the upper surface of the insulating layer.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS ; PRINTED CIRCUITS ; SEMICONDUCTOR DEVICES</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20231214&DB=EPODOC&CC=KR&NR=20230168460A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76294</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20231214&DB=EPODOC&CC=KR&NR=20230168460A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KIM DONG SUN</creatorcontrib><creatorcontrib>NAM SANG HYUCK</creatorcontrib><title>CIRCUIT BOARD AND SEMICONDUCTOR PACKAGE HAVING THE SAME</title><description>실시 예에 따른 회로 기판은 수평 방향으로 구분된 제1 영역 및 제2 영역을 포함하는 제1 절연층; 상기 제1 절연층의 상기 제1 영역 상에 배치된 제1 패턴부 및 상기 절연층의 상기 제2 영역 상에 배치된 제2 패턴부를 포함하는 제1 회로 패턴층; 및 상기 제1 절연층 상에 배치된 제1 보호층을 포함하고, 상기 제1 보호층은, 상기 제1 영역과 전체적으로 수직으로 중첩된 제1 개구; 및 상기 제2 영역과 부분적으로 수직으로 중첩된 제2 개구를 포함하고, 상기 제2 패턴부의 상면은 상기 제1 절연층의 상면보다 낮게 위치하고, 상기 제1 패턴부의 상면의 적어도 일부는 상기 제2 패턴부의 상면보다 낮게 위치한다.
A circuit board according to an embodiment comprises: an insulating layer which includes an upper surface and a lower surface and has a recess which is recessed from the upper surface toward the lower surface; and a circuit pattern layer disposed within the recess of the insulating layer, wherein the circuit pattern layer includes a first circuit pattern portion and a second circuit pattern portion that are horizontally spaced apart, at least a portion of the upper surface of the first circuit pattern portion is lower than the upper surface of the insulating layer and the upper surface of the second circuit pattern portion, and the upper surface of the second circuit pattern portion is lower than the upper surface of the insulating layer.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS</subject><subject>PRINTED CIRCUITS</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDB39gxyDvUMUXDydwxyUXD0c1EIdvX1dPb3cwl1DvEPUghwdPZ2dHdV8HAM8_RzVwjxcFUIdvR15WFgTUvMKU7lhdLcDMpuriHOHrqpBfnxqcUFicmpeakl8d5BRgZGxgaGZhYmZgaOxsSpAgC2NCi3</recordid><startdate>20231214</startdate><enddate>20231214</enddate><creator>KIM DONG SUN</creator><creator>NAM SANG HYUCK</creator><scope>EVB</scope></search><sort><creationdate>20231214</creationdate><title>CIRCUIT BOARD AND SEMICONDUCTOR PACKAGE HAVING THE SAME</title><author>KIM DONG SUN ; NAM SANG HYUCK</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20230168460A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2023</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS</topic><topic>PRINTED CIRCUITS</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>KIM DONG SUN</creatorcontrib><creatorcontrib>NAM SANG HYUCK</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KIM DONG SUN</au><au>NAM SANG HYUCK</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>CIRCUIT BOARD AND SEMICONDUCTOR PACKAGE HAVING THE SAME</title><date>2023-12-14</date><risdate>2023</risdate><abstract>실시 예에 따른 회로 기판은 수평 방향으로 구분된 제1 영역 및 제2 영역을 포함하는 제1 절연층; 상기 제1 절연층의 상기 제1 영역 상에 배치된 제1 패턴부 및 상기 절연층의 상기 제2 영역 상에 배치된 제2 패턴부를 포함하는 제1 회로 패턴층; 및 상기 제1 절연층 상에 배치된 제1 보호층을 포함하고, 상기 제1 보호층은, 상기 제1 영역과 전체적으로 수직으로 중첩된 제1 개구; 및 상기 제2 영역과 부분적으로 수직으로 중첩된 제2 개구를 포함하고, 상기 제2 패턴부의 상면은 상기 제1 절연층의 상면보다 낮게 위치하고, 상기 제1 패턴부의 상면의 적어도 일부는 상기 제2 패턴부의 상면보다 낮게 위치한다.
A circuit board according to an embodiment comprises: an insulating layer which includes an upper surface and a lower surface and has a recess which is recessed from the upper surface toward the lower surface; and a circuit pattern layer disposed within the recess of the insulating layer, wherein the circuit pattern layer includes a first circuit pattern portion and a second circuit pattern portion that are horizontally spaced apart, at least a portion of the upper surface of the first circuit pattern portion is lower than the upper surface of the insulating layer and the upper surface of the second circuit pattern portion, and the upper surface of the second circuit pattern portion is lower than the upper surface of the insulating layer.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; kor |
recordid | cdi_epo_espacenet_KR20230168460A |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR ELECTRICITY MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS PRINTED CIRCUITS SEMICONDUCTOR DEVICES |
title | CIRCUIT BOARD AND SEMICONDUCTOR PACKAGE HAVING THE SAME |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-22T05%3A11%3A39IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KIM%20DONG%20SUN&rft.date=2023-12-14&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20230168460A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |