SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME

본 발명의 일 실시예는, 기판과, 상기 기판 상에 배치되는 회로 소자들과, 상기 회로 소자들 상에 배치된 배선 구조물과, 상기 배선 구조물 상에 배치된 제1 본딩 금속층들과, 상기 배선 구조물 상에서 상기 제1 본딩 금속층들의 측면을 둘러싸도록 배치된 제1 본딩 절연층을 포함하는 제1 칩 구조물 - 상기 제1 칩 구조물의 상면은 에지 영역과 상기 에지 영역에 의해 둘러싸인 내부 영역을 가짐 - ; 상기 제1 칩 구조물의 상면의 내부 영역 상에 배치되며, 상기 제1 본딩 금속층들에 각각 본딩되는 제2 본딩 금속층들과, 상기 제2 본딩...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LEE HWA YOUNG, KIM WOO JU, YOON JUN HO, KO YEONG BEOM, KWEON JUN YUN, RYU JUNG SEOK
Format: Patent
Sprache:eng ; kor
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator LEE HWA YOUNG
KIM WOO JU
YOON JUN HO
KO YEONG BEOM
KWEON JUN YUN
RYU JUNG SEOK
description 본 발명의 일 실시예는, 기판과, 상기 기판 상에 배치되는 회로 소자들과, 상기 회로 소자들 상에 배치된 배선 구조물과, 상기 배선 구조물 상에 배치된 제1 본딩 금속층들과, 상기 배선 구조물 상에서 상기 제1 본딩 금속층들의 측면을 둘러싸도록 배치된 제1 본딩 절연층을 포함하는 제1 칩 구조물 - 상기 제1 칩 구조물의 상면은 에지 영역과 상기 에지 영역에 의해 둘러싸인 내부 영역을 가짐 - ; 상기 제1 칩 구조물의 상면의 내부 영역 상에 배치되며, 상기 제1 본딩 금속층들에 각각 본딩되는 제2 본딩 금속층들과, 상기 제2 본딩 금속층들의 측면을 둘러싸며 상기 제1 본딩 절연층에 본딩된 제2 본딩 절연층과, 상기 제2 본딩 금속층들 및 상기 제2 본딩 절연층 상에 배치되며 메모리 셀들을 갖는 메모리 셀층을 포함하는 제2 칩 구조물; 상기 제2 칩 구조물의 상면에 배치되며, 상기 제2 칩 구조물의 측면을 따라 상기 제1 칩 구조물의 에지 영역으로 연장된 절연성 캡핑층; 및 상기 제2 칩 구조물의 상면에 위치한 상기 절연성 캡핑층 영역 상에 배치되며, 상기 메모리 셀들에 전기적으로 연결된 연결 패드;를 포함하는 반도체 장치를 제공한다. A semiconductor device includes a first chip structure including a wiring structure disposed on a circuit elements, and first bonding metal layers and a first bonding insulating layer on the wiring structure, an upper surface of the first chip structure having an edge region and an inner region surrounded by the edge region, a second chip structure disposed on an inner region of the upper surface of the first chip structure, and including second bonding metal layers respectively bonded to the first bonding metal layers, a second bonding insulating layer bonded to the first bonding insulating layer, and a memory cell layer on the second bonding metal layers and the second bonding insulating layer, an insulating capping layer disposed on an upper surface of the second chip structure and extending to the edge region, and a connection pad disposed on a region of the insulating capping layer.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_KR20230167794A</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>KR20230167794A</sourcerecordid><originalsourceid>FETCH-epo_espacenet_KR20230167794A3</originalsourceid><addsrcrecordid>eNrjZLAMdvX1dPb3cwl1DvEPUnBxDfN0dlVw9HNR8HUN8fB3UfB3U_B19At1c3QOCQ3y9HNXCPFwVQh29HXlYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBkbGBoZm5uaWJo7GxKkCACAAKYE</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME</title><source>esp@cenet</source><creator>LEE HWA YOUNG ; KIM WOO JU ; YOON JUN HO ; KO YEONG BEOM ; KWEON JUN YUN ; RYU JUNG SEOK</creator><creatorcontrib>LEE HWA YOUNG ; KIM WOO JU ; YOON JUN HO ; KO YEONG BEOM ; KWEON JUN YUN ; RYU JUNG SEOK</creatorcontrib><description>본 발명의 일 실시예는, 기판과, 상기 기판 상에 배치되는 회로 소자들과, 상기 회로 소자들 상에 배치된 배선 구조물과, 상기 배선 구조물 상에 배치된 제1 본딩 금속층들과, 상기 배선 구조물 상에서 상기 제1 본딩 금속층들의 측면을 둘러싸도록 배치된 제1 본딩 절연층을 포함하는 제1 칩 구조물 - 상기 제1 칩 구조물의 상면은 에지 영역과 상기 에지 영역에 의해 둘러싸인 내부 영역을 가짐 - ; 상기 제1 칩 구조물의 상면의 내부 영역 상에 배치되며, 상기 제1 본딩 금속층들에 각각 본딩되는 제2 본딩 금속층들과, 상기 제2 본딩 금속층들의 측면을 둘러싸며 상기 제1 본딩 절연층에 본딩된 제2 본딩 절연층과, 상기 제2 본딩 금속층들 및 상기 제2 본딩 절연층 상에 배치되며 메모리 셀들을 갖는 메모리 셀층을 포함하는 제2 칩 구조물; 상기 제2 칩 구조물의 상면에 배치되며, 상기 제2 칩 구조물의 측면을 따라 상기 제1 칩 구조물의 에지 영역으로 연장된 절연성 캡핑층; 및 상기 제2 칩 구조물의 상면에 위치한 상기 절연성 캡핑층 영역 상에 배치되며, 상기 메모리 셀들에 전기적으로 연결된 연결 패드;를 포함하는 반도체 장치를 제공한다. A semiconductor device includes a first chip structure including a wiring structure disposed on a circuit elements, and first bonding metal layers and a first bonding insulating layer on the wiring structure, an upper surface of the first chip structure having an edge region and an inner region surrounded by the edge region, a second chip structure disposed on an inner region of the upper surface of the first chip structure, and including second bonding metal layers respectively bonded to the first bonding metal layers, a second bonding insulating layer bonded to the first bonding insulating layer, and a memory cell layer on the second bonding metal layers and the second bonding insulating layer, an insulating capping layer disposed on an upper surface of the second chip structure and extending to the edge region, and a connection pad disposed on a region of the insulating capping layer.</description><language>eng ; kor</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20231212&amp;DB=EPODOC&amp;CC=KR&amp;NR=20230167794A$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20231212&amp;DB=EPODOC&amp;CC=KR&amp;NR=20230167794A$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>LEE HWA YOUNG</creatorcontrib><creatorcontrib>KIM WOO JU</creatorcontrib><creatorcontrib>YOON JUN HO</creatorcontrib><creatorcontrib>KO YEONG BEOM</creatorcontrib><creatorcontrib>KWEON JUN YUN</creatorcontrib><creatorcontrib>RYU JUNG SEOK</creatorcontrib><title>SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME</title><description>본 발명의 일 실시예는, 기판과, 상기 기판 상에 배치되는 회로 소자들과, 상기 회로 소자들 상에 배치된 배선 구조물과, 상기 배선 구조물 상에 배치된 제1 본딩 금속층들과, 상기 배선 구조물 상에서 상기 제1 본딩 금속층들의 측면을 둘러싸도록 배치된 제1 본딩 절연층을 포함하는 제1 칩 구조물 - 상기 제1 칩 구조물의 상면은 에지 영역과 상기 에지 영역에 의해 둘러싸인 내부 영역을 가짐 - ; 상기 제1 칩 구조물의 상면의 내부 영역 상에 배치되며, 상기 제1 본딩 금속층들에 각각 본딩되는 제2 본딩 금속층들과, 상기 제2 본딩 금속층들의 측면을 둘러싸며 상기 제1 본딩 절연층에 본딩된 제2 본딩 절연층과, 상기 제2 본딩 금속층들 및 상기 제2 본딩 절연층 상에 배치되며 메모리 셀들을 갖는 메모리 셀층을 포함하는 제2 칩 구조물; 상기 제2 칩 구조물의 상면에 배치되며, 상기 제2 칩 구조물의 측면을 따라 상기 제1 칩 구조물의 에지 영역으로 연장된 절연성 캡핑층; 및 상기 제2 칩 구조물의 상면에 위치한 상기 절연성 캡핑층 영역 상에 배치되며, 상기 메모리 셀들에 전기적으로 연결된 연결 패드;를 포함하는 반도체 장치를 제공한다. A semiconductor device includes a first chip structure including a wiring structure disposed on a circuit elements, and first bonding metal layers and a first bonding insulating layer on the wiring structure, an upper surface of the first chip structure having an edge region and an inner region surrounded by the edge region, a second chip structure disposed on an inner region of the upper surface of the first chip structure, and including second bonding metal layers respectively bonded to the first bonding metal layers, a second bonding insulating layer bonded to the first bonding insulating layer, and a memory cell layer on the second bonding metal layers and the second bonding insulating layer, an insulating capping layer disposed on an upper surface of the second chip structure and extending to the edge region, and a connection pad disposed on a region of the insulating capping layer.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLAMdvX1dPb3cwl1DvEPUnBxDfN0dlVw9HNR8HUN8fB3UfB3U_B19At1c3QOCQ3y9HNXCPFwVQh29HXlYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBkbGBoZm5uaWJo7GxKkCACAAKYE</recordid><startdate>20231212</startdate><enddate>20231212</enddate><creator>LEE HWA YOUNG</creator><creator>KIM WOO JU</creator><creator>YOON JUN HO</creator><creator>KO YEONG BEOM</creator><creator>KWEON JUN YUN</creator><creator>RYU JUNG SEOK</creator><scope>EVB</scope></search><sort><creationdate>20231212</creationdate><title>SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME</title><author>LEE HWA YOUNG ; KIM WOO JU ; YOON JUN HO ; KO YEONG BEOM ; KWEON JUN YUN ; RYU JUNG SEOK</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_KR20230167794A3</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; kor</language><creationdate>2023</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>LEE HWA YOUNG</creatorcontrib><creatorcontrib>KIM WOO JU</creatorcontrib><creatorcontrib>YOON JUN HO</creatorcontrib><creatorcontrib>KO YEONG BEOM</creatorcontrib><creatorcontrib>KWEON JUN YUN</creatorcontrib><creatorcontrib>RYU JUNG SEOK</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>LEE HWA YOUNG</au><au>KIM WOO JU</au><au>YOON JUN HO</au><au>KO YEONG BEOM</au><au>KWEON JUN YUN</au><au>RYU JUNG SEOK</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME</title><date>2023-12-12</date><risdate>2023</risdate><abstract>본 발명의 일 실시예는, 기판과, 상기 기판 상에 배치되는 회로 소자들과, 상기 회로 소자들 상에 배치된 배선 구조물과, 상기 배선 구조물 상에 배치된 제1 본딩 금속층들과, 상기 배선 구조물 상에서 상기 제1 본딩 금속층들의 측면을 둘러싸도록 배치된 제1 본딩 절연층을 포함하는 제1 칩 구조물 - 상기 제1 칩 구조물의 상면은 에지 영역과 상기 에지 영역에 의해 둘러싸인 내부 영역을 가짐 - ; 상기 제1 칩 구조물의 상면의 내부 영역 상에 배치되며, 상기 제1 본딩 금속층들에 각각 본딩되는 제2 본딩 금속층들과, 상기 제2 본딩 금속층들의 측면을 둘러싸며 상기 제1 본딩 절연층에 본딩된 제2 본딩 절연층과, 상기 제2 본딩 금속층들 및 상기 제2 본딩 절연층 상에 배치되며 메모리 셀들을 갖는 메모리 셀층을 포함하는 제2 칩 구조물; 상기 제2 칩 구조물의 상면에 배치되며, 상기 제2 칩 구조물의 측면을 따라 상기 제1 칩 구조물의 에지 영역으로 연장된 절연성 캡핑층; 및 상기 제2 칩 구조물의 상면에 위치한 상기 절연성 캡핑층 영역 상에 배치되며, 상기 메모리 셀들에 전기적으로 연결된 연결 패드;를 포함하는 반도체 장치를 제공한다. A semiconductor device includes a first chip structure including a wiring structure disposed on a circuit elements, and first bonding metal layers and a first bonding insulating layer on the wiring structure, an upper surface of the first chip structure having an edge region and an inner region surrounded by the edge region, a second chip structure disposed on an inner region of the upper surface of the first chip structure, and including second bonding metal layers respectively bonded to the first bonding metal layers, a second bonding insulating layer bonded to the first bonding insulating layer, and a memory cell layer on the second bonding metal layers and the second bonding insulating layer, an insulating capping layer disposed on an upper surface of the second chip structure and extending to the edge region, and a connection pad disposed on a region of the insulating capping layer.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; kor
recordid cdi_epo_espacenet_KR20230167794A
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-24T14%3A28%3A53IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=LEE%20HWA%20YOUNG&rft.date=2023-12-12&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EKR20230167794A%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true